聯華電子(UMC,TWSE: 2303)與ASIC設計服務暨IP研發銷售廠商智原科技(Faraday Technology Corporation,TWSE:3035)今日共同發表智原科技於聯電28奈米HPCU製程的可編程12.5Gbps SerDes PHY IP方案。此次智原成功推出的SerDes PHY,為聯電28奈米High-K / Metal Gate後閘極技術製程平台中一系列高速I/O解決方案的第一步。 藉由採用涵蓋1.25Gbps到12.5Gbps的可編程架構技術,此SerDes PHY能夠輕易支援10G/1G xPON被動光纖網路通訊設備。結合不同的PCS物裡編碼子層電路,便可以支援SGMII、XAUI、QSGMII、USB3.1、PCIe 3.0、NVM Express、SATA 3等介面標準。透過智原SerDes PHY的高度整合彈性,客戶能夠在28 HPCU平台縮短SoC設計周期,且滿足從商用等級高效能配備到穿戴裝置低功耗的應用需求。 智原科技營運長林世欽表示:「隨著高階製程的演進,系統單晶片(SoC)的整合複雜度不斷地提升,為了支援低功耗的各種高速介面傳輸標準,高速SerDes元件成為影響SoC系統效能的關鍵電路設計技術。28奈米High-K / Metal Gate製程為主流的先進製程技術,聯電28 HPCU展現其技術卓越的效能表現。包含此次發表的12.5G SerDes,智原有信心能結合聯電28 HPCU製程的優勢,為客戶帶來更多高性價比的高速I/O解決方案。」 聯電矽智財研發暨設計支援處的簡山傑資深副總經理也表示:「智原是聯電長期合作的IP供應商,能夠充分掌握聯電的製程特性,於現有的各個製程平台上提供了相當多的矽驗證IP。我們很高興將智原的可編程SerDes IP納入28 HPCU平台資源,幫助客戶擴展更高階的產品市場,期望與智原持續併肩合作,研發更多具發展潛力的SerDes解決方案。」 |
首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司
GMT+8, 2024-12-20 03:36 PM , Processed in 0.100000 second(s), 16 queries .
Powered by Discuz! X3.2
© 2001-2013 Comsenz Inc.