Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 22619|回復: 15
打印 上一主題 下一主題

[問題求助] 想請問一下設計mos的wenth跟length

  [複製鏈接]
跳轉到指定樓層
1#
發表於 2007-9-15 00:17:02 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
最近一直在模擬paper上的電路,(也清楚了為何電路會這樣接)! s( R4 u1 Y+ m. V+ E2 B
好比說VCO,PLL的電路
; y- {" w* e( h6 u8 c" n通常你們在設計nmos或pmos的時候,長寬比都怎麼去設計呢8 k* C& q! {1 C4 a( v  K5 o
如果是以0.18um製成或0.35um的製程來說
* I# `3 W" Y+ I$ F6 T# f不知道各位專家有沒有什麼建議或指導之類的.....
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂13 踩 分享分享
推薦
發表於 2007-9-19 10:31:31 | 只看該作者
類比的世界  沒有 standard!!! P. x- ~- _* f+ j6 G4 [. v2 W
所有的 width & length 都是依照設計者的需求來設計!!3 U# z) V, D. c. }6 |
所以  應該沒有人可以告訴你標準答案!!
# c! \4 v1 X: Q: _或許  有這麼一條 guide line 叫做  儘量不要用到 min. length/width!!" a8 ~9 Q3 |5 `+ k
這是考慮到製程變異的時候!!  假如不 care 時  也是可以用的啦!!
( t6 o) |; u7 o" Y看你自己的需求唷!!

評分

參與人數 1 +5 收起 理由
monkeybad + 5 Good answer!

查看全部評分

2#
發表於 2007-9-16 18:56:58 | 只看該作者
根据工艺确定Length,然后根据MOS的功率和速度确定wenth。
4#
發表於 2007-9-19 17:04:53 | 只看該作者
L與W跟你的操作電流、頻率盛至跟溫度有關# _1 I1 ?2 P* i. |1 |* j( W
一般L的不要抓到min值,L大一點可以避掉製程size的變異! V: c- ]/ t+ k7 e% n$ e
適當的W/L比例控制去抓Veff值比較好
5#
發表於 2007-9-20 16:46:12 | 只看該作者
一般在設計NMOS或PMOS,為了讓MOS在飽和區工作,以所需要的電流(Id),再利用MOS飽和區電流公式Id=1/2 u Cox (W/L)(Vgs-Vt)2來估算W/L的比值,$ v2 l: U) o4 A( ~$ x6 W
另外,如果是0.35um的製程,表示L最小可以到0.35um,但建議不要用到最小,因為如果製程不穩,L很可能會跑掉,而造成電路Function功能不正常。
6#
發表於 2007-9-21 19:50:54 | 只看該作者
比如W/L=12/60. 和这个20/30。match怎么看
7#
發表於 2007-10-26 13:49:55 | 只看該作者
Sorry, I would say they are total mismatch!
8#
發表於 2007-12-16 19:42:58 | 只看該作者
一般類比電路的書籍(ex:Alan..)都會提到喔,大部分都是以OP當做例子,利用OP的規格去回推MOS的SIZE喔.
9#
發表於 2007-12-16 23:11:09 | 只看該作者
0.35um製程, 應該 L 都用0.35um , W可用10um或是5um,我在學HSPICE都是這樣設定的
' v7 a) D9 R( M! k3 l2 U  y' |" a但還是要看設計者啦
10#
發表於 2008-1-15 14:31:07 | 只看該作者
看是類比還是數位電路,
. e' _  T5 Z3 U& j( ~類比電路基于match的考慮,一般需要更大的L,
  P7 x1 p8 k7 U; l數位電路基于經濟的考慮,會選取最小的L, 0.35um. 因為數位的處理電平都是0和1.
11#
發表於 2008-1-15 16:55:07 | 只看該作者
2樓的是REVERSE吧...
2 g$ r. j, H2 C  o  w  ]4 H& U# d/ |0 `' Y
我想還是要以分析來設計
" d3 x! K. A& N0 A6 E( Y- s: A
) M  b3 L" t! T/ e+ c/ H先明白公式,推小信號MODEL
8 @0 ~9 n. E" h: J  s# O6 q0 i; X) P3 K) T* W
應該可更清楚
12#
發表於 2008-1-15 21:09:51 | 只看該作者
類比電路基于match的考慮,一般需要更大的L
  b* m( m4 z: _* `$ ]^^^^^^^^^^^^^^^^^^^^^^^^^^^^^^^^^^^' v% @3 i# U6 q* n/ t
基於 製程變異 及 短通道效應 : K1 Z( U- G" w% J
& H& C' B8 R, M% J6 x& R* a  N
先明白公式,推小信號MODEL
+ F8 V4 b1 Y% Y( w8 f4 w^^^^^^^^^^^^^^^^^^^^^^; V% X7 C. X- B& K; L
20/2 跟 10/1  在數學上是一樣的(忽略2次效應), `0 W0 }3 L  @8 A& r
但在 hspice 可能是不同的 mos model
13#
發表於 2008-2-12 05:07:41 | 只看該作者
for the 0.35 process L usually is 0.4 in the process datasheet, then you calculate your W according the formula Id=1/2uCox(W/L)Vov*2 usually,But as the other guy said your specification is the first
14#
發表於 2008-3-11 13:36:34 | 只看該作者
Reasonable sizes for lengths of the transistor might be between 1.5 and 2 times the minimum transtor lengh of particular technology.
15#
發表於 2008-4-5 22:02:12 | 只看該作者
一般length都會設計在最小L的2-5倍! f# U$ q! `5 J
再看電流來設計wenth
16#
發表於 2008-4-11 15:42:44 | 只看該作者
L大小的選擇和mos的使用有關係6 w5 J  B' z7 `( I4 I
有從match的考慮,電壓mos和電流mos
' B9 e+ [1 U5 P: z4 U有從1/fnoise的考慮等等2 I- ~% {! m8 G2 x0 R. n
沒有絕對1 S+ \* W( e& j. W& {
w的選擇主要和vdsat和L大小相關
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-4-27 05:02 AM , Processed in 0.126008 second(s), 20 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表