|
緣起
本系有鑑於高速電路設計為未來發展趨勢, 並本著提升及發展本校及國內此方面的技術,擬承襲此一研討會以成本校及本系的一學術研究之特色。隨著人類進入廿一世紀,全世界在e化的領域上,又大大的邁進一大步,在此強大的潮流衝擊下,高頻、高速科技為各電子資訊產品及技術永無止境之驅策力。故在此一高積體化、高速的時代,全球電子資訊強權國家之政府部門、產業界及學術界莫不投入大量的人力資金研究如何快速運用科技資源及工具。因此,為能掌握時代趨勢及資訊科技優勢,本系將積極辦理本研討會並與教育部科技顧問室所屬之P&L(Rapid Prototyping and Layout; 雛型,製作與積體電路佈局)聯盟合作,會中將力邀產、官、學各界之熱烈參與,針對高速印刷電路板的趨勢和技術進行學術與實務研討,冀能強化國內產、學組織的競爭優勢,及提昇學校教學與研究之品質。
為掌握時代趨勢及電路與電路板設計科技的優勢,本次研討會將特邀產、官、學各界共襄盛舉,針對目前政府的國家電子基礎建設及產業目前全力投入推展的高頻,高速電路與印刷電路,電路量測與測試,及雜訊干擾克服等知識技術相關議題進行實務研討。
本研討會之主題擬針對:
1. 「高速電路設計理論與應用」
2. 「高頻電路板設計」
3. 「高速電路板電磁干擾的預防」
4. 「高速電路設計工具」
5. 「高頻電路板量測」
6. 「高頻電路板測試」
7. 「高速電路設計」
8. 其它等相關議題進行實務研討。
會中將邀集國內高頻及高速電路與電路板領域相關學者、專家,針對上述主題進行理論與實務的研討,希望能結合各相關學術領域與實務從事者,藉由此研討會經驗分享,將有助於強化國內產學組織的競爭優勢,提昇學校教學品質以及掌握電路雛形設計的成功因素,更期待能分享台灣產業在國際間之競爭力提昇的經驗心得。
http://www.en.sju.edu.tw/HSCD2007/
投稿論文截稿日期:96年5月29日星期二
審查結果通知日期:96年6月4日星期一
研討會報名截止日:96年6月11日星期一
正式議程網路公告:
舉辦日期:民國 96年6月13日星期三
活動型式:採專題演講、分組論文發表
舉辦地點:聖約翰科技大學(北縣淡水鎮淡金路四段499號) |
|