Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 3367|回復: 7
打印 上一主題 下一主題

[問題求助] 請問各位先進有遇過這樣子的問題嗎?

[複製鏈接]
跳轉到指定樓層
1#
發表於 2007-5-17 20:38:50 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
我目前是碩班的學生,專題是做CDR(Clock and Data recovery),
3 k' a5 Y6 O1 R2 I# |/ B9 m4 _1 Y最近chip回來正在量測遇到了怪問題,5 F( t2 A9 l5 H( I
我先量VCO部分,VCO是使用7級Inverter串聯的Ring Oscillator,示波器是使用安捷倫 54853,( k1 |9 Z4 f' U, k* L4 {
儀器的碳棒是有分正端和負端,正端接訊號源,負端則接地,- g& x1 `1 m1 P  t) u# z2 f$ l
再量測VCO時,如果有接GND則會出現下圖,  l! m. S) n6 y, N9 R# z  o

8 c8 a# ?; \8 N# @; L- E& y不接地時則如下圖,
) Z4 }, m: ~, F; H% q1 W. Z6 @' B& e* d% f& C/ X
1.)這是為什麼會這樣子,在探棒接不接地會有這麼大的影響,哪一種比較準確。4 Y; f' [; E6 v" M4 ~

" D5 W4 Q! R* Z2.)在波型上為什麼會有向settling time這樣子的抖動波形,是設計方面的問題嗎?& V( y9 N. r0 P  z. b% F. q
ㄧ開始我以為是電源不穩定所產生的抖動,但是在接了regulator以後還是會這樣子,
3 ^9 D0 W! y0 Z% [6 `( `9 i這是什麼現象呢?或是我該在設計的時候注意哪方面的考量,可以消除這個問題?( ^/ t$ f' m% m$ U4 O* n# d7 D; n

- [# ]6 ]/ k1 a7 ^; `/ k) y1 T' Y/ B+ c3.)在類比的gnd和數位的gnd這兩個在製作PCB版到底要不要隔開,還有分開接以後gnd到最後不是還會接在一起嗎?
  `% q3 D6 @# T) i4 r) h這樣子有隔開根沒隔開還不是一樣,或是有其他的接法,聽說兩個有隔開後量測結果會比較好,改怎樣解決呢?3 L! l% ?/ ~/ N1 j8 l: c7 A

2 P( I3 p1 O: h* Z5 ^) H在這裡請教各位做類比的先進,麻煩大家幫我想想是哪邊出了問題,謝謝大家。
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2007-5-17 22:09:17 | 只看該作者
1. 要接地!3 M5 b4 @" t" T7 R

6 w* N5 r  h  x$ p) N: s2. Bonding Wire 的電感效應!! V) K+ X6 P2 Q: Z& Q- `

3 k$ s7 n- ^1 g& @4 }3. 要分開! 可以用一種隔離元件分開!  大多數的人避免麻煩!  所以接點最後都會接在一起! 但這點離POWER的GROUND最近就可以了!
3#
發表於 2007-5-17 22:16:40 | 只看該作者
這個隔離元件好像是電感是嘛? 不知有無記錯?

評分

參與人數 1 +2 收起 理由
sjhor + 2 對!可是我忘了專有的名詞!

查看全部評分

4#
發表於 2007-5-17 22:33:11 | 只看該作者

Power & Ground

對呀...是用電感分開digit及analog的大地...
2 N. U4 p6 \2 j9 ]6 `; D# e1 V' ?4 k9 [2 }) r
power的部份...也可以利用電感與電容的濾波來得到比較好的穩壓效果~

評分

參與人數 1Chipcoin +2 收起 理由
sjhor + 2 Good answer!

查看全部評分

5#
 樓主| 發表於 2007-5-17 23:24:02 | 只看該作者

回復 #2 sjhor 的帖子

對不起我忘記說明了,我這個電路是要應用在生醫,
1 o* Q/ a9 I+ m% h* K6 P0 \所以頻率做比較低2MHz,這樣子在Bonding Wire的影響會很大嗎?
6#
發表於 2007-5-18 08:40:58 | 只看該作者

回復 #5 jelly811737 的帖子

應該這麼說!3 Q1 s* y& N, O* P
除了 bonding wire 之外, 外面的連接線(PCB, ....)有多會有電感的存在!5 J2 x7 p8 L4 \8 d, v- Z
所以  累積下來的量也不可以小看!
% @& a8 ]* h9 r. B8 e
7 ?* q0 ]# |( b" G還有的  就是 你的  Driver 做的可能不是很好!# t- G& w! n+ b. I1 O6 ~0 H4 N" J
或者是 Rising/Falling 太快所造成的!
. M+ X* a" {: B& |0 x; Q( d! f0 m  Z1 F. c* M' i( b
若是很 Care 這些!  應該去找一下數位的  OUTPUT pin 設計方法!- a5 X6 v/ j* ~; k( v
應該有機會解決!) c& {% Q+ F( y
8 Z) O2 i) D* k
找到相關資料後!  歡迎拿出來分享唷!
7#
 樓主| 發表於 2007-5-18 10:23:03 | 只看該作者

回復 #6 sjhor 的帖子

請問sjhor先進可以�我如何評估Output Load,然後如何設計Driver,$ y8 B: q2 [, g6 s
Digital Output pin?  Oscillator不是算是類比的嗎?
8 `8 g2 a' I6 k4 J為什麼要用Digital output pin?這是什麼意思呢?% J; l3 o5 l. Z1 I
小弟學不夠多看的也少,還有很多方面都不是很清楚,希望你多多指教。
: g+ X; N. C, S- D" Z在這裡也謝謝你的回答。
8#
發表於 2007-5-18 11:18:38 | 只看該作者
0與1 的信號   通稱 digital signal!$ G! M; l; X# `2 z$ O
只不過 Output Buffer 友可能是 analog designer 幫她們設計的!5 P+ N9 ?) e0 t. p! `$ h9 q1 D
, l5 O" Y9 h6 ~) N! Z" W* Y3 p
Oscillator 是類比的沒有錯!6 U7 u$ H1 D2 `
但經過  sensing amplifier or Schmitt trigger 轉換之後  就是數位的信號了!
5 d% B6 |% T! X$ z; F. r
4 E; T% L% |/ p, p4 Y- _3 U+ a0 |這一部份 Output buffer 主要的工作是數位的!
0 x8 z3 Q. K( v. Y( {) J  P! b7 L5 y" a
所以  這邊  她們有開發一些技術! 可以避免這些情況!7 ~" h7 d+ o9 f5 s  q# v4 F* {5 ?

) t+ v6 Y: b) Y. y我記的的是  信號快升到 VDD 時  友作ㄧ些的處理!
& x- T: ~5 g# e$ r8 ^! \這一部分  我只聽說!  沒有見到實際的電路!
& F" a% r' A  D4 t5 |5 |! i+ u2 r所以不能提供給你! Sorry!
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-11-16 07:35 PM , Processed in 0.160009 second(s), 19 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表