Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 6198|回復: 11
打印 上一主題 下一主題

IC LAYOUT人員與90奈米以下製程

[複製鏈接]
跳轉到指定樓層
1#
發表於 2007-4-11 17:31:18 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
最近看見一則新聞,台積電開始導入45奈米製程,不由得讓我想起前陣子看到的一篇文章,90奈米以下製程LAYOUT人員需求度將越來越低。0 d' `# W, d+ j2 e( u% Q4 s+ ]& h
1 m" c0 G' X: b" e
    晶片產業已經有好幾十年了,如果我們回顧廿年前的LAYOUT圖,我們會想∼∼∼他的手法為什會這麼粗劣。那十年後的人看我們現在,會不會想:2007年那時的人為啥那麼笨,做IC還要找人製圖。那時會不會是∼RD設計完,丟進軟體∼∼LAYOUT自動跑出來了,那如果真的發生∼∼∼LAYOUT人員可能就不需要了。
2 A0 Z  U: M6 ?0 o" n
4 J+ |4 K7 k) [# X    你說這是不可能發生的,那∼∼∼十五年前的人會想的到今天45奈米產品真的能實現嗎。台積電做45奈米,那美國一流實驗室中會不會正在做更小的製程,還是說其實更小製程已經實現,只是因為成本不符無法商業化,我曾經在好像牛頓雜誌看過1奈米製程文章,好像是用『碳管』來做的。8 {4 T' x1 _  u6 N5 V0 Q
( }* j4 d/ X  j$ t* @1 n
    在我還在思維我未來會不會馬上失業,我就看到最下面連結網址那篇文章,他的標題叫做『你要自己做65奈米晶片的線路佈局嗎?』。
# H+ {0 x; C3 u3 c1 z
* N; z, n6 w) A    我截錄一段下這篇文章內容:『大部份人認為,65奈米節點晶片設計只不過是對洩漏電流、多變性、訊號整合問題投以更多的關注。真正的變化可能是,隨著客戶自有工具 (COT)設計流程模式面臨挑戰,IC設計業者重回客製化晶片(ASIC)設計流程模式時代,做線路佈局(IC layout)設計的工程師可能更少。.............65奈米設計技術上雖比預期容易,卻因主要使用者停止線路佈局,可能促使半導體產業出現新的變化。他還認為,90奈米已出現此種趨勢,主要是因為可製造性設計(DFM)在90奈米以下遭遇挫敗。對於公開客戶必須因應這些DFM問題的製程模型與資訊,晶圓廠也備感猶疑。............』
# ~* s: k: {+ ~6 [+ X2 `& m! I& e: A8 o
    你如果是一個LAYOUT工程師,你看到這篇文章你會背部一股寒意上升嗎??1 a' R' V: I0 |" u& W; T( L
( ~- }; ~2 {7 o
    我們討論版有一個標題是在討論十項全能的佈局工程師,在我的角度看來,這不是一個衡量自己能力的標題,而是一個在警惕自己要不斷學習的標題。
7 P+ Z2 ^3 G; w/ i
/ s1 x' c) ?4 j) |  c+ l7 K    你認為你現在做IC LAYOUT是一個高科技產業,如果你不學習,可能沒多久,你就是在做一個傳統產業的人,不用對岸的人來打擊你跟你競爭,這產業自動被歸類為傳統製造業。
/ ~6 A' Z8 \  ~+ u2 i& ^
1 M7 f! w1 {0 k    你準備好了嗎?若你還沒準備好∼∼你要小心囉!!  大家加油吧!!) x4 d; J9 E) w) }8 _$ w
& ]$ |& G; L; @2 J% o& i& x* M
. Z+ J# t- M  I9 O9 e
參考文章:電子工程專輯『你要自己做65奈米晶片的線路佈局嗎?』. f. m" h9 x3 l5 d6 o8 r, f3 `% Y
網址: http://www.eettaiwan.com/ART_8800408873_480102.HTM
. _% K( P) ]* l* k/ M$ G
1 _0 Z% S) [& i- Z0 P- @[ 本帖最後由 sjhor 於 2007-4-16 04:03 PM 編輯 ]

評分

參與人數 1Chipcoin +3 收起 理由
jiming + 3 版主也要加油吧!!

查看全部評分

分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2007-4-16 09:36:17 | 只看該作者
見解不錯!7 o% }7 Q/ q( o3 B
不過  我響也不需要太擔心。
% n( u( v5 ^5 R3 `9 p因為  "吳重雨" 老師也從 10年前說過:1 M7 k( ?* o! L  P
"Analog will die?" 這ㄧ句話
# K, \" S4 Y# J$ L' t2 ]3 z現在的 Analog 也還活著說!, ?+ B/ L7 Z# F2 X" q$ V

1 w& X; c  y! xLayout 工作應該也是相同的!
  J3 D3 Q+ i+ e% t: h只不過工作性質會變!2 P, N6 V/ X  r& t2 v: S
+ \' C8 P! z  Y
但我相信 Analog layout 應該很難取代!7 d5 t8 L$ D1 X: w9 `
' H. Y( _1 |/ ~
數位的是可以取代沒有錯
6 `/ J; k0 J+ R7 R: \7 l但仍需專業的比較好* D- \" ^" v3 G7 f
尤其是這些深次微米的
* |: a; F; V, q* u4 h9 Q0 _$ x/ o光罩都好貴  不是 designer 玩玩就可以的
& N' o3 ]6 {/ ^7 n2 Q4 }  v: V% v' g只不過 layout engineer 也業一直學新的東西0 [+ b, U/ c# o& `/ m
否則容易淘汰而已!
3#
發表於 2007-4-16 11:53:10 | 只看該作者

回復 #1 jianping 的帖子

您好.JIANPING 板主,最近一直奔波找LAYOUT工作.一直没能回复您的消息.我尽快申请MSN和您保持联系.
( b- ]( P( f2 j' v我是觉得LAYOUT只是入行.万一真有天LAYOUT不行了.转ANALOG就行了.而且相信没人会在RD干一辈子的.努力转ADMINISTRATE啊.
4#
發表於 2007-4-20 00:43:47 | 只看該作者
Physical Compiler 已經決定數位Layout工程師的前途嚕
5#
發表於 2007-4-25 10:45:12 | 只看該作者
其實 Layout automation 的議題也存在相當一段時間了,不過以目前看來 Digital 的方面是 ok 的! d+ w1 M% x; U' b' {1 m

$ s) `. O  e. K' N7 w. L但是Analog 就還有很長的一段路要走。5 C) Y! d6 t" K6 V1 W
3 a1 s( Y# Z) x1 O3 a
看看現在台面上那些宣稱可以 自動產生 analog laout 的 tool 就知道了。如果真的好用或是夠成熟,會是現在這種情況嗎!!+ W- [0 z2 ~) r. I2 f% f

- B3 q- d9 Q, h) Z6 h9 k& ~# X製程越往下走,人對Tool 的依賴程度勢必只會加高不會減少,因為Rule的複雜度已經漸漸的超越一般人可以負荷的程度了。' I! K& b0 S4 e/ ^6 f* R% x, _1 l# ~

" t" _0 J9 ]. i$ Q$ E2 k$ e* }COT(客戶自有工具)的 "終極" 目標當然是希望可以一個按鈕下去就作完。不過說真的難度太高了,所以一般CAD的人員,只要能夠有助於加速作業的方案都很樂意接受, 而且目前國外大廠 45nm 都還是人工在畫的狀況下, 個人認為 3~5年內 說要做到"全自動"不太有人會相信的。
; F& v8 h( g. U3 i  \6 V1 l; @/ v1 L; l2 z6 i
自動化的趨勢是不會變的,所以Layout 以後也許不用再畫圖了,但Tool 終究是人在操作的,只是那個人是現在的你還是別人!!( `, k4 `) E; ]+ ]/ P% A

" R/ U; J" p- N3 g. o/ V, Q所以平時就要加強自己各方面的能力,為了就是準備這隨時都有可能出現的 "變化"

評分

參與人數 1Chipcoin +3 收起 理由
jiming + 3 社群可以加強大家各方面的能力麼?

查看全部評分

6#
 樓主| 發表於 2007-4-25 18:49:41 | 只看該作者
呵~~~謝謝指教,總之~再現今這個社會~不管哪個行業,都是要不斷再學習的,不然就會被淘汰,當然~LAYOUT這行業也不例外.
7#
發表於 2008-2-2 18:28:02 | 只看該作者

回復 1# 的帖子

EDA界 早在我讀書那個年代  2002左右9 z  g/ F! P- d
就已經有很多  Analog Layout Automation 軟體的研究
- |0 f  S& X8 c' u+ b& U' @, Y
7 O/ g4 B1 \$ \1 z! Y2 LCAD 學術界的研究者企圖想要用  類比自動化佈局軟體  取代類比LAYOUT工程師7 ^1 q# f( P  x3 C. [
' [9 ^- w; T3 @5 ^& w
但是有一點很重要  EDA的學術工作研究者 或者是 EDA工程師  不管是 外商還是本土企業# T- ^+ j: F& \1 L( C; l. ?
背景 清一色都是資工   偶爾會出現幾個  也具有電機背景的人3 {, s/ D. d5 }# z9 t! B) E
但是  真的畫過 Layout 的 資工領域研究者 又有多少個
) d0 _( i7 _7 y* _& @+ z1 @
. S9 D+ s! Z* g* L( R5 ^: P事實上  並沒有太多  甚至是很少  因為LAYOUT  可能不同的類比電路或RF電路
* ]4 Z2 [( p9 {8 }# R畫佈局的考量都有所不同8 r: m" ~6 s% ?8 |0 X8 T2 W- R2 S

5 i- h" U& F5 c1 X- ?應該是很難有研究團隊  同時精通這些領域  把類比佈局自動化 TOOL 做出來& m$ p$ X$ L; T5 |! ^+ Q3 z9 M
就算做出來也必定會有 瑕疵
% J% ~8 A5 ^- b+ i: o因為TOOL 很難同時FIT 一大堆應用電路 不同的畫法.
- K6 Z" G( Q) z5 h4 Z" M4 m5 v: `* s
所以我想  很厲害的LAYOUT還是非常吃香的9 y) j5 p6 L9 S, |. V+ S& W8 l6 a
出路部分應該不用擔心

評分

參與人數 1Chipcoin +3 收起 理由
chip123 + 3 大大 升少尉 就頒發勳章!?

查看全部評分

8#
發表於 2008-2-13 15:28:54 | 只看該作者
暈倒
) ^% R( W$ E3 n& Q7 s7 P5 D& [今天才看到這篇
1 i% q8 m) u  R" ]; D) O% |還版主發的...
6 ~: d7 {: E9 j# ]0 a3 S8 \. \% W! [4 r
COT 是什麼都不知道; _$ d, w. f" Q: e. ~  u6 X4 o
就亂貼亂下評論) I% y3 C9 c/ ^- ~2 }
EE times 翻譯本來就白痴白痴的, \9 k- W0 C7 e2 t8 V
最好去了解原文再來貼...
; n1 i$ q9 v9 X% X8 d+ S* O4 w( k
底下有COT vs. ASIC 看一下吧. o* U. x  o" G  r1 T( n
http://www.sigda.org/ispd2003/2001/presentations/1_1.ppt

評分

參與人數 2Chipcoin +18 +23 收起 理由
yhchang + 3 + 3 Good answer!
jianping + 15 + 20 您已是向網二兵囉!

查看全部評分

9#
 樓主| 發表於 2008-2-14 11:45:39 | 只看該作者

回復 8# 的帖子

感謝指教喔~~真是受教了~~希望以後您能常來發表看法
10#
發表於 2008-2-18 15:21:09 | 只看該作者
希望未來90奈米以下的製程能有更多更好用的客制化工具,不然晶片數目越來越複雜,也是很難佈局的。
11#
發表於 2008-2-19 18:14:20 | 只看該作者
大大的分析~蠻好的~~小弟對ic設計業界有一點點了解囉~~多謝大大
12#
發表於 2008-4-20 21:28:06 | 只看該作者
其实说到未来操作自动化的工具的那个人,我觉得也许不需要太高水平吧?只是按按钮的话可能谁都可以,就算没有完全实现自动化,这个行业也很耗眼力的,做久了眼睛也不行,所以出路终究要想想。。。。。。
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-6-1 03:24 AM , Processed in 0.113015 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表