賽靈思推出針對目標設計平台的特定領域方法
" u3 b1 ?5 H4 {( r# B帶動FPGA設計革新趨勢
% y+ T- N c% d B
( {% X/ X0 g4 }4 @) u! ?, v+ h新款ISE Design Suite 11.1樹立業界標準
2 ? S4 F6 ^% K. `9 @$ \為嵌入式、DSP、以及邏輯研發業者提供多項FPGA設計工具與智產權 ( j% c: r2 R! ?* j+ z5 U
; _4 m9 s" v- V2 @+ p6 U2 k8 G
全球可編程邏輯解決方案領導廠商Xilinx(美商賽靈思)公司(NASDAQ: XLNX)宣佈開始供應 ISE® Design Suite 11.1,此產品為業界首款FPGA設計解決方案,能支援可針對邏輯完全互通的特定領域設計流程與工具組態、數位訊號處理(DSP)、嵌入式處理、以及系統層級設計。ISE Design Suite 11.1問市是一個重大里程碑,透過運用更簡單、更聰明的設計方法,所推出的特定設計平台,可協助用戶開發針對各種市場與應用以FPGA為架構的系統單晶片解決方案。
5 Y% P2 J7 _' s6 Y( m; I* b2 f* E7 v! s) x% p
' I( V0 P" v# O: H$ a賽靈思此款最新屢獲獎項的ISE Design Suite,已開創了一個新的領域,可提供用戶社群許多精密的FPGA設計技術,涵蓋四種特定領域的設計組態版本,包括:邏輯、DSP、嵌入式、以及系統等版本。每種版本均提供完整的FPGA設計流程,專門針對用戶設定(工程師的偏好)和特定領域方法及設計環境的需求量身打造,讓研發業者能更專注於開發各種能為產品加值及增加其競爭差異化的應用設計。 X3 y( l* B" E) F8 S$ h$ C
/ A8 B1 B. C) m2 T! jISE Design Suite 11.1亦結合許多新特色與簡單易用的強化功能,更進一步提升Xilinx針對特定設計平台所推出的基礎FPGA與特定領域工具、技術、以及智產(IP)元件。與Xilinx新款Virtex®-6與Spartan®-6系列元件一起推出的特定設計平台,讓嵌入式、DSP、以及硬體研發業者,能得到種類眾多的矽元件,其背後還有開放性標準、通用設計流程、IP、研發工具、以及執行階段平台等支援。採用ISE Design Suite 11.1將可縮短50%的研發週期、減少10%的平均動態功耗、且可提高比現有世代Virtex-5與Spartan-3 FPGA設計多2倍的工具效能,並讓先期採用客戶能利用最新Virtex-6以及Spartan-6元件搭配特定設計平台,盡早展開研發工作。
5 U; {6 `. |& A* e7 Y. d
+ J- S& E, U! \. y4 X賽靈思ISE Design Suite資深行銷總監Tom Feist表示︰「新的FPGA用戶來自不同的設計領域,所以其考量的設計重點也不相同。我們已無法用一種設計流程或環境來滿足每位研發業者的需求。為因應此現況,我們的11.1版ISE藉由提供工具研發業者所需,可配合其工作方式的特定設計平台,讓客戶在更快的時間內,能將構想變成產品。這種特定領域的方法已累積超過兩年的研發,並經過先期試用用戶的密集公開測試,為FPGA設計工具建立一套新的互相溝通標準。」 ) w) j& `, K: Q9 F4 z5 n- h6 K
" c* X+ F* V# C) V. l" s. Y
Atomic rules公司技術長 Shepard Siegel表示:「ISE Design Suite 11.1在完整的設計環境方面提供非常顯著的進展,協助幾乎所有類型的研發業者運用FPGA從事產品研發。根據我們本身在約六項設計中使用測試版ISE Design Suite 11.1的經驗,我們專案在各方面都有顯著的改進,如執行時間縮短三分之一,在使用率和Fmax效能方面都提高10%。」 4 a) v! u' q8 L t4 c1 d
$ l2 W- o& O, k
領域最佳化的設計組態
- O3 X, }# X9 S. y0 Y" ^每個 ISE Design Suite 11.1 Edition 皆提供涵蓋前端至後端的設計環境,結合Xilinx在設計輸入、合成、建置、以及驗證方面的獨家技術,並整合領先業界的第三方與模擬解決方案。藉由這種方式,研發業者可選擇最適合其設計方法的組態,配合Xilinx特定設計平台,以達到優異生產力、更快設計流程、以及最高品質成品。
& |5 P) }) t8 k4 z5 p3 F) H P- e- ISE Design Suite Logic Edition 針對邏輯與連結研發業者的需求進行最佳化,搭配 Xilinx Base Targeted Design Platform,並包含: ISE Foundation、ISE Simulator、PlanAhead™ 設計與分析工具、ChipScope™ Pro 除錯與Serial I/O Toolkit、完備的基礎IP庫、以及位元流產生/元件編程工具。
% [: a" \% b) u) S6 M: n- ISE Design Suite DSP Edition具備Xilinx DSP Domain Targeted Design Platform,可針對演算法、系統、以及硬體研發業者進行最佳化,並包含:針對DSP 的System Generator、AccelDSP™ Synthesis Tool、DSP專屬IP、以及邏輯版本的所有基礎FPGA設計工具與技術。
3 l) R2 T& N; V# U$ `- ISE Design Suite Embedded Edition針對採用Xilinx Embedded Domain特定設計平台的嵌入式系統研發業者(包括硬體與程式設計業者)進行最佳化,並包含:具備Platform Studio Design Suite的Embedded Development Kit (EDK)、現有提供單獨販售的軟體開發套件(SDK)、嵌入式IP包括MicroBlaze™ 軟式處理器、加上邏輯版本中所有基本FPGA設計工具與技術。
- ISE Design Suite System Edition針對採用Xilinx Connectivity Domain特定設計平台的系統研發業者進行最佳化,並包含:邏輯版本、DSP版本、以及嵌入式版本的所有工具、技術、及IP。
& o$ `6 h4 l$ z- @8 V更高生產力、更快設計、更好結果 ; i, V# m2 W( M4 }$ ?2 O! J% \- F
Xilinx亦強化整個設計流程的跨工具通訊功能,在所有設計組態之間建構緊密的互通性,並採用EDA業界標準的FLEXnet 授權解決方案,提供ISE Design Suite 11.1的突破性效能、功耗、以及成本優勢。
8 P% ]/ t1 G! C- C
; R t/ B$ n, A, ]2 ?嵌入式與DSP流程將會更緊密地整合,以簡化建置流程,讓嵌入式、DSP、IP、及客製化模塊能整合到單一系統。設計流程的每個步驟均經過最佳化,以協助產出更多具備多重執行緒的擺置與繞線功能、支援分散式處理技術的SmartXplorer 與ExploreAhead、以及第二代SmartGuide™技術的「每日週期次數」(設計循環)、讓編譯速度加快兩倍,進而加快時序收斂。ISE Design Suite 11.1 亦擁有先進的最佳化功耗演算法,以及無與倫比的設計可視化功能,能存取所有版本的全功能PlanAhead設計與分析軟體。研發業者可更有效率地評估、分析、以及最佳化建置結果,以加速達成效能目標、更高元件使用率、以及更高設計品質。
& X0 B. r! q6 ^; U4 m. D8 w' m( Z3 w) R C
# a0 y% }4 N/ \. m. J
4 s' u2 D6 f, G. ^- e, k此外,ISE Design Suite 11.1 用戶現在將有更多彈性,去設定自己專屬的安裝環境並監控使用狀況。新的浮動授權模式,讓多個不同地點的多位用戶能使用同一個授權方案,讓客戶能以更低廉的成本來支援大規模或分散多處的設計組織,並協助降低整個專案的成本。此外,也可採用鎖定節點的授權模式,讓客戶選擇僅限單一主機使用。 5 R) B# Z7 S% T% L5 W1 P
2 M+ `1 g0 v( [. d價格與供應時程
5 l4 |" m7 l/ {目前具備Virtex-5和Spartan-3 系列FPGA的完整特定領域版本方案的ISE Design Suite 11.1,已開始供應。針對Virtex-6與Spartan-6 FPGA的支援方案,現已透過ISE Design Suite 11.1先期計畫提供給客戶,並將在ISE Design Suite 11.2版本中全面提供給所有客戶。
8 `, P. `& l1 |3 l6 v4 \; a- j( p. Q0 O: A+ }8 T
( ?# T$ G( A( ^; V8 DISE Design Suite 11.1在美國地區鎖定節點的授權費用為:邏輯版本2995美元,嵌入式版本3395美元,DSP版本4195美元,系統版本4595美元。此外亦推出彈性浮動式授權方案。客戶可至Xilinx網站免費下載,可試用30天的全功能測試版ISE Design Suite 11.1。更多關於ISE 11.1軟體套件資訊,請瀏覽︰www.xilinx.com/ISE網站。$ U6 {- g& l; w! K8 B8 W) D
- C" s9 p& c0 S& r' q* |. E1 {
[ 本帖最後由 heavy91 於 2009-5-4 09:59 AM 編輯 ] |