Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 4809|回復: 8
打印 上一主題 下一主題

[問題求助] current steering DAC

[複製鏈接]
跳轉到指定樓層
1#
發表於 2008-12-25 17:40:39 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
想請教有關current steering dac的問題
, @) X: H3 U/ O: \+ W# R, z* z電路中有用到current cell
- F9 V* N% D$ Xi流到開關兩邊選一路流,分別為iout 與 _iout7 u5 f8 R. F$ N5 o; G/ l
1 t4 [$ m5 f( i
iout為最後的電流總和接到外部去用外阻等效為 75//75 =37.5' J- n1 b8 k" d+ z2 G8 I
, I* f2 b0 R7 y* s9 R. K
那麼我想請問的是 _iout內部一定要匹配嗎. b0 T5 }" @) C3 y
是否一定要在內部或外部掛上一個等效為 37.5的電阻( {4 o+ Q: a& j, @! y5 J
能否省掉此電阻直接將開關接地
, M. I" I1 F7 x, J這樣會有什麼問題發生呢+ I2 ?8 B" i8 ~8 P' f$ S8 [  q: g

4 V8 j* t  m* `/ G! W請各位回答一下% N( h  {  p( u# e4 H# o9 `) E
謝謝
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2008-12-29 22:05:55 | 只看該作者
你好 我最近也在看关于电流舵的DAC  想做个14位的 有些问题不是很明白 可以和你交流下吗 0 h& v2 }: X2 V8 w  d  N' _" t8 v
我的邮箱:gzxian@qq.com
3#
發表於 2008-12-31 00:30:58 | 只看該作者
原帖由 skyblue 於 2008-12-25 05:40 PM 發表 7 r2 Q# `# D# H* ^3 m# j
想請教有關current steering dac的問題- C* U' J/ j% X7 e
電路中有用到current cell
! A0 c+ Z8 r! j  z% \* g4 ?% bi流到開關兩邊選一路流,分別為iout 與 _iout
1 Q  z% T2 y( w, o& A2 {- @- X3 i/ I( O, n9 h9 c5 q7 Q
iout為最後的電流總和接到外部去用外阻等效為 75//75 =37.5
& ]# \$ W- V" [
- T5 H# L8 s( \7 u/ D5 y$ R4 r& a那麼我想請問的是 _iout內部一定要 ...
% w: Q9 n! b$ F8 I, M" v

0 s) N! w. ]1 W. T
* `4 ^3 a! b# a& S4 e_iout不行直接透過switch接到地& i2 @9 _  l. A# z- Q( ?! y
iout和_iout一定要有一個電阻,而這個電阻可以是在chip內部或者只有外部電阻皆可
, r  u8 x3 _2 Y( J" h( O另外,如果你只有設計單邊,那對noise的抗雜訊能力會不好,建議你是differential output會比較OK,雖然會多一個電阻,但performance會有更好的提昇
4#
發表於 2008-12-31 13:19:51 | 只看該作者
是的 如Finster大說的 兩邊最好是要對稱 不然一邊有掛電阻 一邊沒有掛電阻/ x% ]6 g, m% o) @, w
這樣對類比電路來講比較不好 電路對稱的話 一些noise或是非理想效應可以藉由差動對來消除共模的部分
5#
發表於 2009-1-8 12:10:04 | 只看該作者
請教一下版大,所謂非對稱造成的 NOISE 是指什麼型態的 NOISE 呢
6#
發表於 2009-1-8 14:13:24 | 只看該作者
回答樓上的,MOS管的熱noise,flick noise,以及switch控制clk的noise 耦合
* I& E# `- W, u- w# S- kcurrent steering dac本身就是差分輸出,外接res以減小共模noise之干擾
7#
發表於 2009-1-8 18:01:14 | 只看該作者
請問一下 L 大 這種 Noise 在模擬上看的出來嗎?6 l4 D0 N9 b. a3 g
因為我有掛 dummy 電阻 和 沒有掛模擬上似乎看不出差異! _+ k2 v: s9 J
此外,想請教輸出之電阻是掛在 PAD 之外的/ P& [3 Z% H1 L% G" \+ t, |1 L
而為了不拉出額外的 PIN 腳,因此會將 dummy 電阻 做在 ic 內部
5 D$ {7 C: }! @- b6 Z/ [那麼勢必會有很嚴重的 mismatch
9 q8 B! N4 g7 Q8 c+ A" d這樣加與不加的差別大嗎?
, n* ^7 R, N" I. ^煩請 版大 與 L大 解感,謝謝
8#
發表於 2009-1-8 19:19:58 | 只看該作者
那個外掛的電阻不是dummy電阻,dac輸入全0時,差分輸出分別為0和i*r;全1輸入,輸出為i*r和0
6 L8 P$ j/ W2 W. |# d) ^一般都會在pad上外掛電阻方便調節輸出電壓大小,如果都做在内部要注意match和預留metal option
: W  D+ \5 K* E. Q. T開關諧波與noise耦合可以在FFT結果觀察,mos的noise需要做noise分析來看
9#
發表於 2009-1-9 16:09:29 | 只看該作者
我觉得这个作为load的电阻没有必要做在片内吧。
0 |+ b1 L( m- g5 `+ }5 q. k9 N% N电流舵结构可以调节输出电流大小,比如在1mA—2mA范围内,而电流—电压的转换是用这个负载电阻来完成的。
2 ?  ?# }0 Z7 G& e  h4 M( @输出电压需要多大,这要看DAC芯片的应用要求。
0 U9 U; t& v/ i这个电阻做在片内,一则不好调节大小,二则可能process的偏差会使match变差。
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-12-28 06:52 PM , Processed in 0.163009 second(s), 17 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表