Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 16966|回復: 11
打印 上一主題 下一主題

[問題求助] 請教兩個關于ESD的問題

[複製鏈接]
跳轉到指定樓層
1#
發表於 2008-11-29 11:40:06 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
第一個: 輸出PAD需要加ESD不  比如 NMOS管的漏端作為電流鏡�流輸出的接口。這個PAD要不要加ESD啊?5 i  G7 T1 H) |. c/ F  ]
第二個:工業上測試一個芯片的ESD的時候 是同時在所有的引腳無論輸出還是輸入加電壓測試還是ONE BY ONE的一個一個的測試
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2008-12-2 21:21:42 | 只看該作者
原帖由 hvpower 於 2008-11-29 11:40 發表
7 V/ l, ^; i  U" L% ]! G第一個: 輸出PAD需要加ESD不  比如 NMOS管的漏端作為電流鏡�流輸出的接口。這個PAD要不要加ESD啊?
* ]+ i/ i7 d8 M第二個:工業上測試一個芯片的ESD的時候 是同時在所有的引腳無論輸出還是輸入加電壓測試還是ONE BY ONE的一個一 ...
  @; z. T( b7 Q( F
. y$ m, o9 Q/ F6 l
我是这样理解的:
: I# c) ?+ C. q7 r8 |, Z. o第一個:输出PAD也要做ESD保护,否则这个NMOS管也容易损坏
6 \* W# ?% R6 E7 w) f" j第二個:这是根据ESD测试标准来测试的,引脚由我们提供,测试公司只负责测试;
' T5 W$ ^  E1 q7 N4 S) W9 ?4 A        我们选择一些具有一些代表性的引脚出来就可以了,不需要每个都测试;
3#
發表於 2008-12-11 13:56:32 | 只看該作者
进入芯片的静电可以通过任意一个引脚放电,测试时,任意两个引脚之间都应该进行放电测试,每次放电检测都有正负两种极性,所以对I╱O引脚会进行以下六种测试:* q9 u: v1 s" J, }9 K- r
1) PS模式:VSS接地,引脚施加正的ESD电压,对VSS放电,其余引脚悬空;, I7 B4 Z1 M2 u. v" |
2) NS模式:VSS接地,引脚施加负的ESD电压,对VSS放电,其余引脚悬空;
& P, _( I' u8 D% m* F4 M" @9 Y3) PD模式:VDD接地,引脚施加正的ESD电压,对VDD放电,其余引脚悬空;
" u8 z9 z6 @0 q- h" Z4 P7 b% f4) ND模式:VDD接地,引脚施加负的ESD电压,对VDD放电,其余引脚悬空;; C9 Q( C9 T4 u
5) 引脚对引脚正向模式:引脚施加正的ESD电压,其余所有I╱O引脚一起接地,VDD和VSS引脚悬空;+ ~9 }/ G9 C7 X) u. l
6) 引脚对引脚反向模式:引脚施加负的:ESD电压,其余所有I╱O引脚一起接地,VDD和VSS引脚悬空。& ^+ }9 q6 J: T$ ^: y# }+ ?( I9 \
VDD引脚只需进行(1)(2)项测试
2 Z( p; C' Q: b% ]" D: o$ Q5 @9 K4 ~
应该是one by one 的测试,管脚多的话,排列组合就多,很费时的。
4#
發表於 2008-12-11 13:57:33 | 只看該作者
第二个:ESD测试都是有参考引脚的,也就是说某个引脚的ESD测试不是孤立的,而是相对于某个引脚的ESD电压,通常是对电源和地。因此,ESD测试都是一对引脚一对引脚地测试的。ESD测试还有不同的模型,如HBM,CDM等
5#
 樓主| 發表於 2008-12-22 13:50:21 | 只看該作者
THANK YOU  ABOVE  
6#
發表於 2008-12-22 18:30:52 | 只看該作者
It must be tested one by one.  Or you may miss something?
7#
發表於 2010-1-12 18:22:13 | 只看該作者
1. 只要是有跟外界接觸的針腳都要加ESD保護電路
# P: g4 X3 w" }% S$ N; X2.每隻針腳都要測試 一根一根來你可以看JEDEC standard 
8#
發表於 2010-1-20 16:17:25 | 只看該作者
回復 7# wesleysung : r% X% F, I$ v: a7 w
# o) i$ L" Y! I
第一個: 輸出PAD需要加ESD不  比如 NMOS管的漏端作為電流鏡�流輸出的接口。這個PAD要不要加ESD啊?% G/ x: A7 _, \4 P7 a* y0 s& c

9 u9 {/ z9 [' ~& @0 C! e, n每一个与外界相连的PAD都需要加ESD保护,无论是input,output,power pad.
0 r8 B; a; x9 ]$ z) n, n7 ?; X) s6 l+ E2 M
第二個:工業上測試一個芯片的ESD的時候 是同時在所有的引腳無論輸出還是輸入加電壓測試還是ONE BY ONE的一個一個的測試。' o* T1 j" [# ?3 e. }

( Z3 D' ]: ]& M2 Y+ u只有严格按照JEDEC 的测试要求才能准确地反映IC 的ESD能力。
6 @# p) J: e6 F: K* P( G每一个power pad VS. 每一个power pad;
' D. ]3 S/ v" M7 x4 P( u( v每一个I/O pad VS. 每一个power pad;2 _; v, ~0 W0 B( W2 |, [% p
每一个I/O pad VS. 每一个I/O pad
9#
發表於 2010-1-20 18:45:12 | 只看該作者
看了這些文章
+ P# j, U$ b* t0 g對esd protection又有進一步的認識了
10#
發表於 2013-7-15 17:11:15 | 只看該作者
每测一次,都要换新的IC吗?
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-2 09:22 PM , Processed in 0.108006 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表