Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 5369|回復: 11
打印 上一主題 下一主題

[問題求助] BCD制程下的基準應該怎樣設計?

[複製鏈接]
跳轉到指定樓層
1#
發表於 2008-11-3 16:08:32 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
小弟想在0.35um_BCD制程下,設計一個bandgap,電源電壓為4V到9V,輸出1.25或者2.5V皆可。為了節省面積不想設計為純bipolar結構。如果是使用MOS管的話,我該如何下手啊?MOS管的耐壓大概在5V左右,而電源電壓卻是4V到9V。是否需要一個簡單的降壓電路為bangap供電呢?望高手們指教啊。
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2008-11-3 23:15:34 | 只看該作者
因為你輸入電壓範圍為 4 ~ 9v,先確定有無 HV 製程 再來考慮接下來的動作。
& d% f2 t! u( g: v7 z
3 k2 D- x4 s( U8 m$ y[ 本帖最後由 shaq 於 2008-11-3 11:17 PM 編輯 ]

評分

參與人數 1 +4 收起 理由
lynker + 4 感謝啦!

查看全部評分

3#
 樓主| 發表於 2008-11-4 09:02:24 | 只看該作者

回復 2# 的帖子

多謝指教!1 P7 w* @4 J- k# {# A0 b! M
查了下確有HV制程,不知使用HV制程要注意些什麽?- P4 g; p+ D/ C& G4 q5 G5 `
6 u3 _) E" W" i# y' u3 |- I# @
[ 本帖最後由 lynker 於 2008-11-4 09:04 AM 編輯 ]
4#
 樓主| 發表於 2008-11-4 11:01:18 | 只看該作者
剛才看了下BCD制程文件,DMOS的阻抗小,HVMOS的耐壓大。那他們在應用上有何差異呢?
5#
發表於 2008-11-4 12:32:25 | 只看該作者
原帖由 lynker 於 2008-11-4 11:01 AM 發表 4 t% l- y# S, M8 l: f
剛才看了下BCD制程文件,DMOS的阻抗小,HVMOS的耐壓大。那他們在應用上有何差異呢?

; G, B  ]3 Y6 U! T9 e* M
: t' y0 Q) }) C! o5 G8 x: \" ]8 \/ W% U; o" V0 l: o
DMOS 適合作開關(如: PowerMOSFET in LDO)以提升效率9 L, ^( B# |: f: K' i9 i& K
HVMOS 就是應用在高壓的輸入、輸出端8 S5 W, O& u1 t: y
1 E2 P2 u$ A# C
若有缺漏,麻煩其他高手補足。

評分

參與人數 1 +3 收起 理由
lynker + 3 感謝啦!

查看全部評分

6#
發表於 2008-11-4 12:33:35 | 只看該作者
原帖由 lynker 於 2008-11-4 09:02 AM 發表 / X0 ]) w% T( n+ q
多謝指教!
, M% E- I4 {; E5 n9 [0 J! A查了下確有HV制程,不知使用HV制程要注意些什�?

4 c3 u! ?6 X# ]  }) ^$ h" R6 V0 u. r% \- Q9 q* b: J
有 HV 製程的話,那你可以設計一個 Pre-regulator,將 4~9v 降至3v左右給 Bandgap 當 VDD 使用。

評分

參與人數 1 +4 收起 理由
lynker + 4 很受用!

查看全部評分

7#
 樓主| 發表於 2008-11-4 15:30:36 | 只看該作者

回復 6# 的帖子

不知道我這樣做Pre-regulator,是否正確。+ l0 Z  L6 J* c
我是將幾個接為diode形式的bipolar串起來產生一個4V左右的電壓然後經過source follower, buffer出一個3V的電壓。用這個電壓為MOS結構的bandgap供電。. ?, P) L% `8 R, W7 l( l
大家都是用什麼方法實現的Pre-regulator呢?請指教。
8#
發表於 2008-11-4 15:58:06 | 只看該作者
不建议bandgap直接用HV MOS做,因为HV Vth不是很准!还是把电压降下来,再设计bandgap

評分

參與人數 1 +3 收起 理由
lynker + 3 感謝啦!

查看全部評分

9#
發表於 2008-11-4 17:22:07 | 只看該作者
可否直接用Bipolar來做,因爲B的耐壓一向比較高,到9V應該沒什麽問題。
10#
發表於 2008-11-6 09:04:58 | 只看該作者
請問一樓的樓主,你采用的制程是VGS=5V、VDS=4V至9V的呢?
. z+ H$ P1 ?, J0 ~) A1 u- b& J! I我用VGS=5V、VDS=18V做過bandgap和regulator,design時要特別注意制程對NMOS和PMOS的VGS的要求,因為不允許其VGS超過5V,tape out出來測試還可以。
; e* C8 c) V$ B/ I4 p9 c直接用Bipolar的做bandgap我還沒做過,有機會交流一下。
11#
 樓主| 發表於 2008-11-6 15:27:36 | 只看該作者
回復 10# 的帖子
- r, l5 r. L$ T# O2 h我使用的是BCD制程,bipolar,HVMOS,DMOS耐壓較高,LVMOS則都是3.3V的。現在把電壓降下來了,用LVMOS做的bandgap。# U8 w& h# @' |
以前做過一個LDO,是bipolar的,其中bandgap結構如下:5 U" g/ \, W9 x/ S4 ^
因為LDO要求不高,所以bandgap未做trimming,4V的LDO tape回來,輸出偏低,分佈在3.92到3.96之間。

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
12#
發表於 2008-11-14 23:35:28 | 只看該作者
最好还是先做pre-regulator,then design a bandgap circuits.这样你选择的余地比较多了,其实纯bipolar的bandgap主要是功耗和layout面积比较大,但精度还是不错的。建议还是在电路中使用一些lvmos来设计bandgap,结构还是比较多的,看点paper就明白了
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-4-30 06:39 PM , Processed in 0.113007 second(s), 19 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表