Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 13941|回復: 27
打印 上一主題 下一主題

[問題求助] PLL中的控制電壓?

[複製鏈接]
跳轉到指定樓層
1#
發表於 2008-10-26 22:52:31 | 只看該作者 回帖獎勵 |正序瀏覽 |閱讀模式
各位好
3 ]* Y& v' E+ F% P今天在meeting時,老師似乎提到一種展頻PLL的方式
; J9 w& E* V  o% g) Q2 p是等PLL的控制電壓穩定後,使用某一種負回授方式先將控制電壓穩住(PFD,CP不動作?)3 d6 @! A) ^" t  c7 l( _# j
然後再開始展頻的功能。
) R7 P9 K* p! L, G5 @3 n小弟這整天遍詢IEEE上有關SSCG的論文,但找不到使用類似方式的paper ( x1 t8 X; d6 q8 j6 U0 j8 o$ _2 v. F) y
不知道是我的搜尋方向錯誤嗎?
6 Q' B8 b' d! H" A0 [  J" C- E3 P還是我的認知錯誤??  r& @8 i1 H( C

- ?. c3 W6 O4 r& h3 {能否請有經驗的前輩提供一些關鍵字,好讓我能在ieee上尋找相關的論文來參考一下
- C/ a; Z7 R" k0 _4 w4 ]4 C" v/ d謝謝
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
28#
發表於 2012-9-16 23:37:00 | 只看該作者
每个频率都有一个控制电压。, x# t8 q$ {1 f' H5 M% Z6 W% [
先调控制电压到对应值,可使锁定时间减少。
27#
發表於 2012-9-15 22:24:57 | 只看該作者
謝謝大大的分享~知識因分享而壯大!
. i% ~' Q  U! B4 t8 z深淵大大,在JSSC就至少有三篇SSCG
26#
發表於 2012-8-15 11:15:06 | 只看該作者
謝謝給予分享3 g2 {  C1 z! N6 ]5 P  w; j
受益良多
25#
發表於 2012-4-4 18:07:46 | 只看該作者
學習到很多  感謝原po及各位高手!!!
24#
發表於 2012-1-20 17:07:25 | 只看該作者
謝謝大大的分享~知識因分享而壯大!
23#
發表於 2011-12-8 22:42:07 | 只看該作者
I  find that perhaps it's effect is like open loop
% J; N0 i7 [8 g& @0 wmodulation. I mean that the average vco input voltage is fixed by another negative feed back loop
+ o$ F: W, d9 R0 Q: m+ y2 Nbut add some small ac voltage into the vco input node to get like Frequency modulation: Y3 r9 R9 z: X
(spread spectrum effect) the above is my concept
) g8 ]. V# n) p+ yjust provide you to think about it
22#
發表於 2011-12-6 10:39:37 | 只看該作者
謝謝大大的分享~知識因分享而壯大!
21#
發表於 2011-7-12 11:45:48 | 只看該作者
非常感謝大大的分享) l* G" F8 {/ ?# L
增進知識
  J  V" B5 y4 v* ?感謝大大喔
2 A8 ]3 g3 B& A0 n0 u! D造就大家喔
20#
發表於 2010-10-13 11:14:16 | 只看該作者
谢谢分享。。。
19#
發表於 2010-10-12 17:59:13 | 只看該作者
謝謝大大的分享~知識因分享而壯大!
18#
發表於 2010-9-27 13:35:00 | 只看該作者
我也想看看那篇文章@@
! c& }$ d& }: c3 g5 ?( a# B初心者+1
17#
發表於 2010-9-23 21:49:10 | 只看該作者
謝謝大大的分享~知識因分享而壯大!
16#
發表於 2010-9-15 15:20:19 | 只看該作者
謝謝大大的分享~知識因分享而壯大!
15#
發表於 2010-7-1 16:14:32 | 只看該作者
小弟是新手 謝謝大家分享經驗
14#
發表於 2010-6-27 16:01:23 | 只看該作者
我只會最基本的耶...' K9 N+ H' y1 q' [' @

; [6 v. h* |- @7 e4 a所以幫不了忙!
13#
發表於 2010-4-26 23:09:32 | 只看該作者
就目前經驗而言 mode clock 一般在42KHz 比較理想( M. i6 O6 C6 [6 i5 O$ m/ ^8 r
類比和數位均可實現。類比實現最好不要連個CP都ON 而應該是單一CP ON 即可。
12#
 樓主| 發表於 2010-3-26 10:05:07 | 只看該作者
謝謝大家!!!
2 H4 J6 V9 S! l7 Q6 e& I1 h哈哈~~從發問到現在居然快畢業了~~
7 [9 P4 P" o: h% X* y& Z* n. @7 T: X長越大時間真的過的越快阿( m6 y5 W' R2 r) Q5 j
老師後來的解釋比較接近 jackrabbit 大所說的方式3 g1 r/ z5 I, H% n! }- T5 Y& G% P
也難怪當初我在IEEE上找不到,其實也不是找不到,而是不會把這樣的功能當作PAPER的 "賣點", K4 M4 S! J3 V
不經一事不長一智,希望有天也能有足夠功力幫忙其他人解決問題。
; A0 e, v" d( M  s5 F) |2 P感謝各位業界先進的熱心解答
" c8 Q7 a/ i% ^+ e7 V- F& V謝謝
11#
發表於 2010-3-24 18:25:00 | 只看該作者
謝謝大大的分享~知識因分享而壯大!
10#
發表於 2010-3-5 18:43:24 | 只看該作者

RE: PLL中的控制電壓?

回復 3# monkeybad 7 w* f" F- \0 D7 w3 F7 E& A
現在回這篇好像晚了太多....- e0 e& p+ c0 c6 R, j9 }1 \
但類比調變是可行的, 只是比較難做
* `: U3 [( K# r" x) `6 L* A+ r重點是要看你灌進pattern的點到PLL out 的transfer function, 再來做對應的調整( PLL bandwidth vs. modulation rate)
' l( Y9 P1 I: |% q) y/ D/ o印象中microwave journal 裡面有一篇在講FM PLL, 作者把每個可能的位置灌pattern進去的作法都分析過9 f$ ]9 d" d6 l: a) l' O3 S
- a( U6 y0 c8 k7 v" D# C" s
通常modulation rate在32KHz, spreading ratio 不會太大,
1 ^% [! w. R; i% B7 Y( s2 ^所以你可以想像成是一個在緩慢變化頻率的PLL, 鎖定在一個平均值, 而不是一個不停在把頻率修正回來的系統
/ Z# d% p" _& \8 n# m& k6 P' f# X5 w# ?/ ]
而原po說的那種電路我做過, 講白一點你等於是在PLL裡加了一個可以on/off的展頻而已, 5 s, Y, o6 y1 ?) V! \
把展頻功能關掉, 就是個普通的PLL, 不須像原po說的那樣另外用什麼機制
/ i3 o6 s) x! u直接控制VCO電壓是可行的, 也不用說先鎖住之後再打開展頻, 直接開著去鎖也行~
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-16 11:10 PM , Processed in 0.134017 second(s), 19 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表