|
2#

樓主 |
發表於 2008-10-23 00:05:27
|
只看該作者
续上文--
从结构和布局考虑
, P. `# |' W- q0 o6 V2 @ W& o所谓VLSI结构式布局(structuring place-ment)是首先确定功能单元(例如:数据通道、控制模块、存贮器、随机逻辑等)在芯片上放置的区域,
1 v1 Z/ j0 r7 {! c8 i: J然后再分配I/O驱动器及压焊点的位置。当功能块确定了所在区域后,就意味着确定了电源线(VDD)、地线(VSS)和时钟线的分配区域。因为, q% L. J6 J3 L' B1 s1 G. c! h
在I/O区域内产生电源噪声最大,所以将它们组成在一起采用与其它功能单元相分离的电源总线,并称为“噪声”电源总线(noise power bus);而
@, W- b' o8 A功能单元区域中的电源总线称为“静态”电源总线(Quiet power bus)。输入缓冲器上的电源总线可以由“静态”电源总线来提供。这两种电源总线
1 n5 w( L7 V! e6 t+ O6 H采用各自的压焊点连接不同的管脚,实现电源总线噪声的区域隔离。根据I/O驱动器的数量和输出驱动电流的大小,“噪声”电源总线可以有, r* D$ o, V) i" R
多个压焊点及连接管脚。压焊点的位置往往放在距封装管脚最近处,减小连接线的长度。
! u3 ~7 ]+ x# |" p* a! {" f输出驱动器及分配 |
|