|
運用SPICE模擬工具 友晶 克服高速訊號電路完整性難題
■魏淑婷(友晶科技資深技術總監)■" D3 d% N5 w8 b6 \: _& _9 {8 z$ L
$ ^# X' V) s; l1 c; T1 u W
目前全球對於10Gbps速度以上的PCB設計,由於涉及許多高速電路分析理論,大都還是由歐美大廠主導設計,亞洲公司尚未有完整實力與歐美對手在此利基型市場競爭。友晶研發團隊運用SPICE等模擬工具,可解決高速訊號電路的訊號完整性問題。
$ V$ ]6 O [: r, l" U" i7 X. ]6 k5 m. g* }' H, _: o( v
在高速40奈米以下的FPGA系統設計上,研發人員需要克服關鍵挑戰,運用包含SPICE在內的多種模擬工具,解決高速訊號電路面臨的訊號完整性問題。
! C3 d( R5 @5 t7 v: j) _' M! s& w r1 {
通過對具體問題進行分析,來優化零配件選擇和設計折衷,如層疊結構、介電材料、訊號線拓樸結構、線長、線寬和阻抗匹配元件等,並根據模擬結果對設計進行調整,以便在設計階段解決大多數的訊號完整性問題。
4 A( _, n- t$ \0 T+ w' ^
. d7 [. O' [! v1 T) `( L為達成10Gbps以上的接頭傳輸,基板層中的介電材料產生的傳輸損耗現象必需被考慮,因此我們透過SPICE模擬來驗證板材對損耗的影響。
/ r: t% _0 h2 F$ R3 D
1 z6 X3 }" E4 { s* r! G過孔損耗每個過孔獨特的特性,包括襯墊的大小和形狀、過孔長度(通孔或盲埋孔)、過孔中不作訊號傳輸的部分(Stub)、以及連接導線所在的層數等,都會影響損耗。 |
|