Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 20550|回復: 46
打印 上一主題 下一主題

[問題求助] 对于rail to rail运放问题

  [複製鏈接]
跳轉到指定樓層
1#
發表於 2008-9-26 14:35:35 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
想问一下,对于rail to rail运放一般的paper里将的都是�定的跨导,但是我看到一本书里曾经用�定增益的运放引入到�定的跨导的运放,想问一下,对于rail to rail运放的目的是�定增益还是�定的跨导?是不是�定的跨导在输出电流不变的情况下,也可以说是�定增益了?一直不明白,想问一下,希望有人回复一下啊,非常感谢了# F7 f5 V+ T' P

" {' P9 L& x. |( M/ P: m1 t以下是 Rail to Rail 的相關討論:
* a# k! @& r! XOP 设计rail to rail(I/O) 高slew rate 高GBW 设计
3 G4 Y) P- T* W( t" ^" t1 P, e: }' A: P  D, H

* e+ ~6 q, c$ i( F! k
0 _! L0 h1 E) l" D( }

' q. W( q2 U) M# V. b* _[ 本帖最後由 sjhor 於 2009-3-17 06:14 PM 編輯 ]
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂49 踩 分享分享
2#
發表於 2008-9-30 01:24:26 | 只看該作者
建議你放一下電路會比較讓人明瞭你的問題" P) M7 m8 ~# }6 T% h
因為有些問題或者專有名詞由英文翻成中文時意義有好幾種用法和說詞' f8 @; C) _, k9 N( s1 Z; ]9 `
用電路表示,大家比較容易理解你問的問題,也比較知道怎麼回答
3#
 樓主| 發表於 2008-10-6 16:56:46 | 只看該作者
谢谢建议了:
' V0 c2 T  P$ E我的电路图如下:. i" k2 N, T: c

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
4#
 樓主| 發表於 2008-10-6 17:04:44 | 只看該作者
希望大家帮我看看了,这个电路是用在R-2R梯形结构电流模的DAC中的buffer,但是我觉得这个电路并不是�定的Gm,但是可以推出在P1和N1前面的电路是个�定增益的,不知道整个电路是怎么理解的,期待你们的回复了,不管对不对都希望提点观点,谢谢了
5#
發表於 2008-10-6 23:38:46 | 只看該作者
你的OP的電路還真是有點小複雜,我看了一下,有些地方實在無法弄清它是怎麼動作的
' Y3 w7 ?" Z# `) Q/ ^! o/ T. C貼上一份IEEE早期的rail-to-rail OP Amp的Journal paper" d# b8 g8 f2 g
我們目前的rail-to-rail OP Amp即是採用這種架構,架構不難,也還蠻容易理解的
* t3 Z- |8 Y( P4 Y5 L: h; X對於你貼上來的電路圖,感覺跟我附圖1994年這份的架構有點像,但卻複雜許多
: \1 O2 I0 r# c3 X: [其中,P6的接法最讓我感到疑問,因為很少會有這種接法的,不知是參考自那份paper架構的呢?
7 q. y5 ]* i9 Z
6 p  G- X  `. v; E4 O% X
遊客,如果您要查看本帖隱藏內容請回復

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
6#
 樓主| 發表於 2008-10-8 09:29:08 | 只看該作者
原帖由 finster 於 2008-10-6 11:38 PM 發表 ; ^5 `) w2 l8 C' A
你的OP的電路還真是有點小複雜,我看了一下,有些地方實在無法弄清它是怎麼動作的
" F2 a. ]; p2 X貼上一份IEEE早期的rail-to-rail OP Amp的Journal paper" ~/ y; B+ X, {/ M; I
我們目前的rail-to-rail OP Amp即是採用這種架構,架構不難,也還蠻容易理解的 ...
/ S* s! P) i8 V2 ~9 i0 h
首先很感谢finster的回复,我的这个电路前面一部分是�定增益的,对于你说的P6和N4是一个浮地电流源的偏置,电路的后面一部分是个浮地电流源偏置的推挽放大器。但是我还是很不明白,这个电路怎么可以做为一个电流模DAC的buffer?是不是电流模DAC的buffer不是rail-to-rail的,它与电压模DAC的buffer有什么区别?期待你们的回复!
7#
發表於 2008-10-10 18:48:50 | 只看該作者
就以這個電路來說,它的input/output皆為rail-to-rail,也就是說輸入信號的range為0V ~ vdd" S3 c: @; b" v* ]+ B" M
而以DAC來說,輸入是數位信號,輸出為類比信號,而DAC的output一般而言可以為電流或者電壓3 \5 V6 _* F# P- I
如果,你要在DAC的output端作一個buffer,那DAC的output就要為電壓準位會比較好- }' f# ]9 E( w- z0 a
如果是電流輸出的DAC,那我們都會將電流再轉成電壓形態
8 `" D% `$ c3 X
! K7 S; v/ l8 b4 Z6 n再來,你的這個OPA要作為buffer,所以要把它接成unit-gain buffer的形態,亦即output端要回接到inn2 {! Y& v+ `4 Y. f" ]
在此,要說明一點的是,一般DAC的輸出可以為電流或者電壓,如果是電壓的話,那一定會有電阻作為負載
- _9 w+ M: D) N0 w7 f7 |而既然有電阻作為負載,那就很怕後面一級電路會影響到電阻的值9 K. s- U0 _3 W
故而,一般都是接一個unity-gain buffer來隔開DAC與下一級電路
8#
發表於 2008-10-10 23:40:14 | 只看該作者
想看看运放的结构,希望能有所了解,不过不留言不能看很郁闷。
9#
發表於 2008-11-1 17:08:10 | 只看該作者
奇怪,这个电路后级没有什么,就是一个典型的classAB控制。但前级比较奇怪。我不知道你怎么推出来的前面是�定增益,不知道你是否还有tail curren control部分没有贴出来?我觉得这个电路就是将N对和P对的输出进行求和,并分别形成前级的classAB控制,所以这个电路很难达到�定的增益或者Gm。
7 a5 G" X" _3 P. ?* P" j' I* x8 X! f( ?) p5 i$ P$ O" B
你电路中的N6和P8估计是用来对求和电路进行隔离的,按理这两个管子的偏置方式应该对称,但你的并不如此,不知道有什么特殊的目的还是画错了。如果P33也接成diode就ok了,这样就和我上面描述的符合了。
8 J; S+ O- i4 d, a6 Y. [( u5 m6 V& o8 o, F2 ^1 G0 U
0 [7 a5 y1 n* o6 M. X( y3 f/ C
$ L1 Q* f' Z) |$ ?
( q5 l& o3 _+ c" e% ~! x7 V* }
% Q8 n7 `$ E" W" H. p  u, L! [5 z
原帖由 luyan923 於 2008-10-6 05:04 PM 發表 1 {" [: N, `$ D% |  f
希望大家帮我看看了,这个电路是用在R-2R梯形结构电流模的DAC中的buffer,但是我觉得这个电路并不是�定的Gm,但是可以推出在P1和N1前面的电路是 ...
10#
發表於 2008-11-2 14:56:03 | 只看該作者
好像Sansen的书里有提及!
11#
發表於 2008-11-2 15:01:54 | 只看該作者
附图,但是自己说不好!

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
12#
發表於 2008-11-3 16:47:48 | 只看該作者
好精彩的討論哦,Sansen的書確實是經典,第一次見就喜歡上了。期待大家的繼續討論!
13#
發表於 2008-11-4 17:15:45 | 只看該作者
很多書上有詳細解釋,如《Operational Amplifiers Theory and Design》By Johan Huijsing,或者Allen的書上也有,一般的解釋是在整個ICMR內�定輸入GM,以减小整體電路頻率補償上的難度。至于A/D、D/A中用到R2R-OP也很正常,正是因爲當中要處理的信號範圍太寬,單級輸入對(如單N或單P輸入對)不能覆蓋而已。
14#
發表於 2008-11-5 20:02:53 | 只看該作者
精彩的讨论,现在正在学习关于放大器的东西。
7 C% l" s, y5 s9 G! B8 L7 `电路图看的不是很懂!+ y! g' w  G1 g6 A5 m
学习学习!
15#
發表於 2009-6-13 21:58:38 | 只看該作者
怎麼我看不到電路圖呢??????????????????????????????????
16#
發表於 2009-6-13 22:06:53 | 只看該作者
原帖由 finster 於 2008-10-6 11:38 PM 發表
3 W4 y/ H- K( l. L" u$ g你的OP的電路還真是有點小複雜,我看了一下,有些地方實在無法弄清它是怎麼動作的* S0 A) J( C' r4 r. u  |
貼上一份IEEE早期的rail-to-rail OP Amp的Journal paper# @! ]1 Q' _, J- t8 Y
我們目前的rail-to-rail OP Amp即是採用這種架構,架構不難,也還蠻容易理解的 ...
1 @& O, D0 {1 v" ^3 ], O8 v
/ H" U. P* `% [# e0 U
6 }* m- k  K( R( F4 y( k4 z0 W
我想圖中的P6和你貼的論文中的用法一樣吧,就是floating class ab的biasing,只不過論文中的結構吧為floating class-ab biasing提供電流源的電路做了一些處理,這個文中都提到了,感覺lz的電路好像沒喲constant gm 的電路,不知道是設計的時候不需要還是沒有畫出來。
17#
發表於 2009-6-15 10:22:17 | 只看該作者
反正我的問題沒有引起熱烈的討論,只好回覆一下在下載finster的附件。
18#
發表於 2009-6-15 12:50:50 | 只看該作者
最近也需要了解rail to rail OP; d% l0 V- t& Q$ i, {  u
的設計觀念,這裡大家的討論讓我了解不少
19#
發表於 2009-6-16 17:11:53 | 只看該作者
看看大大的94年的論文~好久沒有接觸過了,有興趣研究一下~好想看看經典的opamp的設計~
20#
發表於 2009-6-18 10:43:05 | 只看該作者

回復 5# 的帖子

看看大大提供的paper,增加不少见识!感谢大大的无私分享,谢谢!
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-17 01:35 PM , Processed in 0.123515 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表