Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 4368|回復: 2
打印 上一主題 下一主題

[問題求助] buck设计中如何实现LDO模式?

[複製鏈接]
跳轉到指定樓層
#
發表於 2008-9-7 20:09:15 | 只看該作者 回帖獎勵 |正序瀏覽 |閱讀模式
3Chipcoin
对于一个降压dc-dc,正常工作模式为WM,但当输入电源电压从较高值逐渐减小到接近甚至低于输出电压值时,占空比需要达到100%,也就是进入LDO模式,以最大化其驱动能力。请问如何实现这一点?请前辈不吝赐教。" o# [; r9 z1 K9 P" j6 w6 `) W/ S

% ?: M9 s+ H$ ]& U. D& [6 ]2 X1 A/ Q. C# ]9 Z& {

& ]+ H! t; g% `8 z( M! g以下是 LDO 的相關討論:
9 @; P3 e" G2 T  jLow Drop-Out Voltage Regulators ; n6 k' P& j% j4 l: z
Rincon-Mora 《Analog IC Design with LDOs》
7 k6 c. P  m0 V8 \# APMOS Low_Dropout Voltage Regulator Introduction # \; U  e7 a# i
LCD Driver 設計術語簡介[Chip123月刊資料]
9 N2 q" X0 f! t* d3 t9 VThe evolution of voltage regulators with focus on LDO[NS講義]4 |8 F/ E  l# C# T1 T2 L
Design of High-Performance Voltage Regulators
" F$ X% j/ d* a5 c2 t?教有?LDO的??
: a4 P& D$ C5 M1 dLDO DC-DC分壓電阻的疑問(等比例的差異!?)
& l% W8 V6 T0 p5 j5 R0 WLDO??1 |& D* g' |4 Q2 ]# X, f: G
高?LDO ????!
& V5 h( P7 A5 O+ t6 V

8 v; u  }9 q8 D( K- \6 }$ s
% q( O' [) L1 `' O9 f$ B& S& O5 j[ 本帖最後由 sjhor 於 2009-5-15 06:52 PM 編輯 ]

分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2008-9-9 22:32:53 | 只看該作者
1. 如果你設計的Buck是可以開100% duty的話
2 E. y# v9 V# t5 ]8 Z    根本不用檢測, 因為switch自動會全開; G+ C9 G# t  R" X, H/ R3 H
2. 這樣子輸入電壓會經過電感才到輸出, No Good: q7 o0 |$ L% f5 j7 G) ]) o
3. 可以用看FB, FB一直不夠的話就切到LDO mode
# \. ]$ @  {5 B( L4. 此討論比較適合"電源管理討論區"
回復

使用道具 舉報

1#
 樓主| 發表於 2008-9-7 20:11:09 | 只看該作者
其实实现方式应该就是switch全开,也就是100%,只是我不明白如何检测,检测到什么信号后将进入这种模式?请多指教
回復

使用道具 舉報

您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-19 02:58 PM , Processed in 0.108514 second(s), 17 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表