|
├─AT420-DA-03001-r2p0-00rel0
2 i* M/ q% a) N ]4 A/ r9 K# e/ z% H │ └─docs
' O1 F6 g1 n: @- Y1 [* O r! | │ DDI0337G_cortex_m3_r2p0_trm.pdf2 X; s' [# g: p! `$ p
│ B3 @% r5 a, `0 s3 T' W+ V7 d
├─AT420-DC-02008-r2p0-00rel0
6 Y0 c" K0 q$ `) t* @3 l │ └─docs- I2 _# c: z1 M/ _
│ DII0194A_cortex_m3_r2p0_csg.pdf8 Z) g6 A7 i2 d1 O
│
% Q8 t) E( y+ \( B; y ├─AT420-DC-13001-r2p0-00rel0( _4 U X1 \) L$ j3 G
│ └─docs
1 T/ }" b9 t+ w, N @: K7 s0 j% n S8 c0 j0 |" r4 |/ u
│ │ │ CM3CodeMux.v/ p6 r) G( G5 q: O" s" l0 A
│ │ │ CM3flashmux.v
3 i8 u6 ?: c6 z! l. W │ │ │ CM3ROMTable.v
; W9 @+ ^" o+ _) o6 D K# _ │ │ │ CortexM3Integration.v
9 ?! R# c2 t+ @' L7 B$ W+ V/ D │ │ │ 8 |1 p# J! D, v7 H
│ │ ├─dapswjdp
. z( B! `0 q) T* Y0 l, C │ │ │ │ README_DAPSWJDP \4 M9 T+ X9 y, N2 F
│ │ │ │ 4 x! J# M& l8 n3 P# p
│ │ │ └─verilog) P" t# ~1 U1 f2 B/ }1 O
│ │ │ DAPDpApbDefs.v! K' n& j: I1 M \$ c
│ │ │ DAPDpApbIfClamp.v
) `) ?, C, v, l! o, n │ │ │ DAPDpApbSync.v' J& Y1 A2 A+ x+ c5 C$ j8 p" p' G6 W
│ │ │ DAPDpClamp0.v
( i4 {# }1 S! F0 A- D │ │ │ DAPDpEnSync.v
" p# M& Z# q$ d$ ]+ r │ │ │ DAPDpIMux.v9 J5 [1 [6 H9 b# X9 N
│ │ │ DAPDpSync.v7 ]/ t& J1 z5 ]
│ │ │ DAPJtagDpDefs.v; L) T" n' K6 c4 V, v) H
│ │ │ DAPJtagDpProtocol.v
$ g6 E/ J/ A: t/ O9 ] │ │ │ DAPSwDpApbIf.v
" M3 C# @: {& s │ │ │ DAPSwDpDefs.v( |" m# B9 a# e; S2 n
│ │ │ DAPSwDpProtocol.v
& g& H, y+ z3 p# }0 r2 X │ │ │ DAPSwDpSync.v
- M9 T" n7 j( W* T │ │ │ DAPSWJDP.v$ w: M! v* V" E) {7 k1 k: E
│ │ │ DAPSwjDpDefs.v) B7 p* s' h3 w1 C
│ │ │ DAPSwjWatcher.v
/ x _5 H' g% {: r/ Z+ u- {0 g │ │ │ 3 r6 B6 ~5 J2 q9 Z; v2 d4 W
│ │ ├─models
& X) V! N8 K4 d- ^8 j, G/ Y* } │ │ │ └─cells- _5 v5 ?3 M, l) S- ~
│ │ │ CM3ClkGate.v1 q4 H; W. M$ D# R4 j
│ │ │ CM3EtmClkGate.v" H1 S( N6 \; u3 r
│ │ │ CM3Sync.v/ ~- p: _9 O2 {
│ │ │ 9 y7 Q3 C2 _. G: G! u8 P2 W, k
│ │ └─tbench
+ ?- l) }2 Y3 Y8 P6 e │ │ └─verilog
9 Q; { a9 G' @/ t' t* x │ │ AhbToApb.v
6 Q, c8 @' l4 j │ │ AtbLogger.v& s n0 f; e, ~. [
│ │ BusMatrix.v
/ ?/ E( R& ], j* a │ │ ClkReset.v
( v: c: U" ]$ W7 v. h) _ │ │ CM3BusComparator.v
# i' F z1 Q4 [! `; z2 b1 e
* m' w* `3 q' `' ?- W7 B, @- d: q/ g$ r& W L6 c
│ │ │ exclude_list.sc_waitstate
0 Y/ S# {3 a3 c: _: |1 `( b9 E5 I+ f; y0 f! h, j
│ └─fe_tsmc090g_sc-adv_v10_2007q4v25 [9 V* F. O& N! z3 d0 J
│ │ scadv_tsmc_cln90g_rvt_ff_1p1v_m40c.cdB
' W$ R. t8 L( [4 |* Q │ │ scadv_tsmc_cln90g_rvt_ss_0p9v_125c.cdB
& y6 v( j$ P* T │ │ scadv_tsmc_cln90g_rvt_tt_1p0v_25c.cdB5 H5 W9 C* B/ w. k+ {1 z. k
│ │ 0 J0 t! Y( M2 e6 Y/ P( b. P
│ └─scadv_tsmc_cln90g_rvt_tt_1p0v_25c_dv.cl; i; Q3 A% q- J' a9 D
│ cells_1.geo: k' T1 b% L, n! } P3 B
│ cells_1.pwr
( S' o# M% X5 ?$ x; d: N │ index.cli
$ Y |& H3 ^2 m& G$ R1 D d │ README.TXT
4 V0 ?$ I+ G. d# M' U1 q9 P │ rulesets
# z1 A0 z1 p4 I* h │ VERSION.TXT
) R8 ~& g2 f& D8 Q, m4 L+ Y, x │ vias_1.geo
9 Q/ \+ B' q: R v; D* T │ " E' |( y g$ e+ q2 s' m
└─tsmc
& @' q+ ^+ l- e$ K8 b └─t-n90-lo-sp-002-f1_1_6a_20060914, w7 s$ B( {) K) X: @5 m5 z) Q
└─6X2Z" [% X1 }& J* s- @, c! x" I# B
corner.defs) o9 C* Z' b3 C" H# V3 e
: T( y% u/ z* {' p
├─integration_kit
7 y9 z! l& p2 |" R' O2 ] │ ├─logical
3 q3 z# Z3 y3 k │ │ ├─cm0ikmcu
4 Y' `& m7 t& N9 V! V& ^8 I4 a │ │ │ └─verilog
( b7 h/ C/ g2 E9 ?( C+ m% o- Y' _ │ │ └─tbench
( c" V% i L# F │ │ └─verilog
7 v8 U5 D, A1 k7 M1 v d │ └─validation
% H$ P/ ?; D' p m │ ├─glogs, E: N( i+ Z0 m2 K5 v" v
│ ├─logs
0 E7 N7 u* l! B, `" M: ^: ~ │ ├─mdk
0 G7 j/ I& _/ c' c5 q │ ├─srpg2 |: F; u+ y4 k% h8 @1 G9 ^
│ ├─tests
' |4 q" R' t% |6 j, G* T) b8 u) d' } │ │ └─CMSIS! D/ p; \# Q3 P; i/ f
│ │ └─Core
: ~. m# |2 l( n% O2 ^* G │ │ ├─CM0+ G/ t2 j" i6 o* h+ \( C
│ │ └─Documentation( q4 P0 Z7 q$ i' h3 N7 X
│ └─vectors. N0 s9 N) h$ B& i$ h! A; z# z
├─ipxact9 j- L5 M6 c# v2 O* M4 R
│ ├─busdefs: B" {* S3 [: E ?4 v' j1 G# b5 E
│ │ ├─amba.com
1 d! p, _- i0 n9 S# x5 u+ W P │ │ │ └─AMBA37 X% w$ }' M) H
│ │ └─arm.com J# P% L' E, ]; S' n% p% C, e
│ │ ├─CoreSight) R1 V! B) g- r1 F9 u
│ │ ├─Cortex-M0
0 E" K% m% l8 m │ │ └─CortexMCores& D( u' g7 Y6 x& A* |
│ ├─channels Q* A: s8 D% P+ q- ?
│ │ └─arm.com1 p8 b' ^8 X: v* p |; |1 g
│ │ └─Cortex-M0
& A+ b# `5 u4 ]0 A │ │ └─rtl
" T0 t8 k7 O6 r3 M A) O │ └─components
* w9 k! k( u. w │ └─arm.com7 `/ F+ Q4 S' w5 S+ z5 x
│ └─Cortex-M0. J$ m8 t) R% S, k4 [1 I7 X
/ D2 C1 Q8 Y, K4 k8 Q
|
本帖子中包含更多資源
您需要 登錄 才可以下載或查看,沒有帳號?申請會員
x
|