Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 11770|回復: 3
打印 上一主題 下一主題

[問題求助] T18 DRC LUP3.1g_1.8V

  [複製鏈接]
跳轉到指定樓層
1#
發表於 2013-10-7 23:48:56 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
本帖最後由 aj002547 於 2013-10-7 11:51 PM 編輯
2 S; V$ p0 @" X: l
! O8 l" x( O, K& c各位先進好, 小弟有遇到一DRC錯誤不只如何解, 想請教各位
5 t0 O. u( h9 @& L0 ?9 E& d: m% N" F! o: R, X/ {! |2 u. Z
圖片的反向器輸出有接至PAD, 但cell都是畫好的, ; [, z5 Z- {' \/ ~  \& p

9 f# \, M; K0 L難不成真的要把這塊拆開然後拉開到他所指的3um這麼長距離嗎?3 J: x& X2 I8 g9 U3 q. W$ b
' p3 s5 Q4 U! @' M/ `
還請各位先進有處理過的幫忙, 謝謝
; ^0 u3 [! M: f- M6 Y. u' k
' K6 V( x. I( ^) G: a7 X! n5 S+ {+ [# R& n( u1 h2 p' [# Y
& e% j, N# ?6 P0 X0 }2 t; T# t
7 e* u# \4 P) g. P
highline處為紅色框起部分/ N$ D& F- q6 T

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂2 踩 分享分享
推薦
發表於 2013-11-8 07:39:24 | 只看該作者
您好:
2 k9 f4 K6 t. U% M# v5 Q1 R) f( o% ]& o3 U
       我簡單的按照DRC RULE上的字義跟分享一下我的看法,應該是說如果你的N/PMOS有直接接到PAD的話,你的NMOS就必須要圍上DNW,而且DNW跟你的PMOS的NW必須距離3um以上。
# P# I5 w2 o6 K" _& t
5 w) C* c, y. {        我猜這應該是為了ESD所設的RULE,因為在PAD附近較易有大電流,故拉開N/PMOS以防止LATCH UP產生。
3 t% Q  B: B2 f* d8 V
+ Y2 m5 @& M4 }' _( Y* d以上希望對你有幫助。
回復 支持 1 反對 0

使用道具 舉報

3#
發表於 2014-5-21 18:14:38 | 只看該作者
LUP  廠 rule3 Q: N4 O8 r; D

, s  r# s/ \% o) \space  between the NMOS and the PMOS
4#
發表於 2014-5-21 19:14:49 | 只看該作者
請把PNMOS 拉開 並為一個完整的ring
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-4-26 12:41 PM , Processed in 0.112006 second(s), 20 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表