Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 11779|回復: 3
打印 上一主題 下一主題

[問題求助] T18 DRC LUP3.1g_1.8V

  [複製鏈接]
跳轉到指定樓層
1#
發表於 2013-10-7 23:48:56 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
本帖最後由 aj002547 於 2013-10-7 11:51 PM 編輯
& ]1 `- F' A$ z/ p9 F4 {" f
7 _( G5 j0 _' g! C' Q, _, a各位先進好, 小弟有遇到一DRC錯誤不只如何解, 想請教各位
& N! T" g# }4 X9 k( y0 y/ _' H7 S' c* O" _" z8 E
圖片的反向器輸出有接至PAD, 但cell都是畫好的, 5 O5 x7 q6 a. d3 Z

) b4 C" K4 Z: M8 ^難不成真的要把這塊拆開然後拉開到他所指的3um這麼長距離嗎?1 l1 a  `' T4 Y( X' C  \

8 h* \, E; E' v9 o$ u% G% p還請各位先進有處理過的幫忙, 謝謝' Y8 c! x+ X9 d" K& k. W% u1 r
, L$ ^7 d3 y, c# P: b8 b; _

/ p" \& Z$ a) a% U( M6 C8 \
& F; S- I9 {9 X# r7 w4 }
2 r0 D( L' ~2 e4 |- S, K! e* Yhighline處為紅色框起部分
1 v: a7 [% I: V

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂2 踩 分享分享
推薦
發表於 2013-11-8 07:39:24 | 只看該作者
您好:7 ^$ }' D1 L8 u% P6 M  t; S4 h6 y
! J% _& v+ L* s, v6 W* u
       我簡單的按照DRC RULE上的字義跟分享一下我的看法,應該是說如果你的N/PMOS有直接接到PAD的話,你的NMOS就必須要圍上DNW,而且DNW跟你的PMOS的NW必須距離3um以上。
0 l5 O7 Y0 B( |  Y/ h
/ ]# h2 f# O$ O: d        我猜這應該是為了ESD所設的RULE,因為在PAD附近較易有大電流,故拉開N/PMOS以防止LATCH UP產生。
. N- r* b8 J6 }# v5 ]; V3 N0 c9 Q4 {0 k/ C0 q7 b# E0 e" r0 L
以上希望對你有幫助。
回復 支持 1 反對 0

使用道具 舉報

3#
發表於 2014-5-21 18:14:38 | 只看該作者
LUP  廠 rule
8 ~2 D) p# Y  f: R) U7 n$ t& B
$ o$ b4 b- f. o$ O# Sspace  between the NMOS and the PMOS
4#
發表於 2014-5-21 19:14:49 | 只看該作者
請把PNMOS 拉開 並為一個完整的ring
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-4-28 12:58 PM , Processed in 0.113006 second(s), 20 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表