Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 12469|回復: 3
打印 上一主題 下一主題

[問題求助] T18 DRC LUP3.1g_1.8V

  [複製鏈接]
跳轉到指定樓層
1#
發表於 2013-10-7 23:48:56 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
本帖最後由 aj002547 於 2013-10-7 11:51 PM 編輯 1 O# Z# G7 ?( o( ~1 e
7 q' L! Y3 J0 V/ D( d  F2 Q- X& S
各位先進好, 小弟有遇到一DRC錯誤不只如何解, 想請教各位
& m& g# t: }' C- a6 b; I7 w0 b" \. g" k9 ?* F
圖片的反向器輸出有接至PAD, 但cell都是畫好的, 3 n1 n! V* v8 h
+ M0 O" T0 i/ s' M; {6 y; J9 k
難不成真的要把這塊拆開然後拉開到他所指的3um這麼長距離嗎?' G8 F6 ^/ I$ J) U

& C$ J1 _2 k4 K$ O9 e, V還請各位先進有處理過的幫忙, 謝謝
8 ^2 I4 G1 Y/ y' }
4 M0 X: m/ r2 T3 \! W/ L' g7 D) o* O. O2 u. G
/ E, i" ~& @. v* _( N* {" R* ~4 m

0 t; @# l; Z& I% t" h, d* S- ihighline處為紅色框起部分
) q# c2 @1 R4 v0 b

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂2 踩 分享分享
推薦
發表於 2013-11-8 07:39:24 | 只看該作者
您好:
8 N& S" \, F. t2 i! k9 M1 L1 M" i. [' y6 B. x- r8 `/ p
       我簡單的按照DRC RULE上的字義跟分享一下我的看法,應該是說如果你的N/PMOS有直接接到PAD的話,你的NMOS就必須要圍上DNW,而且DNW跟你的PMOS的NW必須距離3um以上。) M7 p/ X' n$ P0 z' O" a
- B# I$ Y- w3 C8 I" Z# u+ e- }
        我猜這應該是為了ESD所設的RULE,因為在PAD附近較易有大電流,故拉開N/PMOS以防止LATCH UP產生。
) b& O' v9 D2 P; `6 U* g( ?5 l1 l: [6 \1 D% h8 o! v# j
以上希望對你有幫助。
回復 支持 1 反對 0

使用道具 舉報

3#
發表於 2014-5-21 18:14:38 | 只看該作者
LUP  廠 rule0 p) i$ R* j( d' t- [! Q! _
  e% o8 t( |- A3 O/ Z
space  between the NMOS and the PMOS
4#
發表於 2014-5-21 19:14:49 | 只看該作者
請把PNMOS 拉開 並為一個完整的ring
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-12-21 12:12 PM , Processed in 0.160001 second(s), 20 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表