|
本帖最後由 mister_liu 於 2012-7-20 12:23 PM 編輯
5 m! y8 r w. Z) e5 v1 w8 J( J
產品日新月異,開發週期越來越短,如何在產品研發階段進行快速、完整的產品驗證成為重要的議題。使用傳統儀器進行驗證時,控制儀器之軟體受限於作業系統與 CPU 效能,往往無法進行高速應用或需要高速時序控制與演算法的驗證。而使用 FPGA,以硬體進行驗證,雖能符合需求,卻需要熟悉硬體 circuit design, HDL 與 PCB Layout 技術,成為 FPGA 技術的門檻,也延長開發時間與增加工程師負擔。在分秒必爭的產品開發中,讓您左右為難。1 U( a; O8 x$ ?2 H. W
6 K: \1 x7 n0 `0 V- D5 x2 N! FNI 新一代 FPGA 驗證技術,結合 LabVIEW 圖形化程式語言的簡單快速特性與 FPGA 的靈活彈性,讓您不需要學習 HDL,也不需要 Layout PCB 版,即可快速運用 FPGA,加快您的產品開發速度,減少開發成本,讓您用最短的時間,達成所有產品驗證的需求。新一代 FPGA 開發技術 NI FlexRIO 研討會絕對值得您來參與! % Q+ ?) w F& S3 u! |& }) f
+ K! Z6 I6 J1 s時間 | 議程內容 | 13:30 - 13:40 | 來賓報到 | 13:40 - 15:00 | FPGA 技術簡介 傳統 FPGA 開發方法的限制 NI FlexRIO 簡介 現場實機展示 - FlexRIO 基礎使用:FPGA 資料處理 - FlexRIO Co-Processing:數位濾波 | 15:00 - 15:10 | 休息時間 | 15:10 - 16:20 | NI FlexRIO 系統( `6 ^, L! H( k! M( z3 x% S
NI LabVIEW FPGA
3 k2 N0 M" b0 ]& }' W# kFlexRIO 應用範例
" a' S/ X: I- \) W現場實機展示1 y: x; k3 l9 \4 d6 X. a$ k% y
- 影像處理:2D FFT
V+ u% S% S# l6 O* Y4 _) V- 時序控制:FPGA Bit Error Rate Test | 16:20 - 16:30 | Q&A 現場問答 & 諮詢時間 |
*主辦單位保有修改議程之權利 ' g0 S' w% B6 \! k5 @0 ]3 G
2012/7/24 (二) 13:30 ~ 16:301 ~: b ?$ c/ @0 ~
地點:新竹科技生活館 2F 愛因斯坦廳 (新竹科學園區工業東二路1 號), o& N, E8 ]2 o3 O+ I/ N
2012/07/24 | 13:304 H( \. ^6 O3 E* B
| 新竹, TW
* t+ d, E7 G' w6 C. G( O8 }. j |
|
|