|
2#
樓主 |
發表於 2012-5-30 11:58:49
|
只看該作者
思源科技1030號攤位
, o" }, p* O/ n, a: T$ b思源將展示如何讓工程師們在面對眾多方法、語言和抽象化與日俱增的複雜度時,以更少時間更輕鬆地完成更多功能驗證:
$ L1 \- ?5 F; w! P# M3 r& g0 h& P7 N3 R5 h
•全新的Verdi3 自動化偵錯平台大幅提高效能與容量,讓使用者能夠輕鬆地個人化、客製化以及強化自己開放式偵錯環境的相互操作性。
( P/ {2 P e% r/ y3 u* e: i•Certitude™ 功能驗證系統使複雜模擬與正式驗證環境以及關鍵sign-off流程的功能驗證獲得長足的進展。
! R+ P4 c) _! I4 W•ProtoLink Probe Visualizer為FPGA原型板提供偵錯平台,提高即時設計能見度達至少千倍以上,並整合Verdi平台以加速跨多重FPGA與多重預製(pre-fab)或客製化電路板的偵錯工作。9 S1 D* q' g& E) m1 }4 S: t
適用於類比、混合訊號與客製化數位設計,具備卓越生產力與無與倫比相互操作性,而且廣受歡迎的思源Laker™ 客製化IC設計解決方案展示包括:
a! _) m4 H% E•全新的Laker3 客製化設計平台已經為在28和20奈米製程中搭配Laker 先進設計平台 (ADP)、Laker 客製化佈局自動化系統、Laker 客製化設計佈局與Laker 客製化設計繞線工具實現OpenAccess效能與相互操作性而最佳化。7 h: d6 U/ b5 j2 n# T* i7 O- X0 B, `5 j
•全新的Laker 類比原型工具使分析先進製程效應的過程自動化,進而產生條件以便導引電路佈局。這是同種類中第一個以一致化流程提供自動化條件產生、佈局探索和快速設計實現的工具。
! ^& V! x P- e/ \* ~. l- Y- p•Laker Blitz 晶片層編輯器為IP合併、SoC組裝與全晶片DRC等晶片完工整修應用在先進製程所需龐大GDSII檔案提供快速的匯入、編輯與匯出。
* R/ O3 z) ]" R' I2 e思源科技在DAC的活動" h h% j* M, q" Q
•DAC 使用者分組課程,Poster session 2U.25:「先進技術中具備LDE意識的設計解決方案」,由思源科技與TSMC台積公司簡報,6月5日星期二12:30PM於莫斯科尼中心(Moscone Center)的105室 (會展樓層)/ Y7 ^6 p0 m! t' _( J
•TSMC DAC 劇院 (#2430):「具備LDE意識的類比佈局」,由思源科技的Dave Reed簡報,6月4日星期一3:15PM;6月5日星期二1:45PM;以及6月6日星期三10:00AM9 _3 T/ d: k) w$ |" f0 l5 |
•Si2 Open 午餐會:「歡慶OpenAccess 10週年」6月4日星期一12:15PM於莫斯科尼中心(Moscone Center)的301室, i" Z$ G {4 c- z5 e
•Si2 Open 交流會,6月4日星期一4:30PM於莫斯科尼中心(Moscone Center)的301室4 }& q! Q' `: Q5 X+ B" z* Z7 D1 g
•IPL 聯盟第六屆午餐會:「享受iPDK的好處」,6月5日星期二12:00PM於舊金山馬奎斯萬豪酒(Marriott Marquis)金門廳(Golden Gate Ballroom) A廳. e$ G; n2 L% |7 r: ?4 w/ h, K
•Accellera 系統促進會午餐會:「Accellera 系統促進會推出整合覆蓋率相互操作性標準」,6月6日星期三12:00PM於莫斯科尼中心(Moscone Center)的250室) t0 p& O. {+ k }/ H. B/ v8 a8 c
•第4屆「I Love DAC」2012,由思源科技、Atrenta和Cadence益華電腦贊助,邀請與會者戴上「I LOVE DAC」小徽章,就有機會贏得每日在會場隨機發放的1台Apple iPad3。 |
|