Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 4362|回復: 3
打印 上一主題 下一主題

[問題求助] 請問~如何產生一個所知頻率的任意整數倍頻率輸出???

[複製鏈接]
跳轉到指定樓層
1#
發表於 2011-10-2 20:29:16 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
如題~假設有一個clock輸入頻率為1MHz與一個任意頻率且輸出頻率範圍無限大的vco
* B9 E0 e" Z9 f, g3 r我要怎麼讓這個vco產生一個輸出頻率為1MHz整數倍的輸出?
$ s7 j) B- g3 n# x意即假如一開始vco輸出頻率在1.9MHz那我就讓它變成輸出2MHz~- `  s6 a3 z+ i- V. J+ E1 ]
又假如一開始vco輸出頻率在3.1MHz那我就讓它變成輸出3MHz這樣~
0 [) f, D1 C9 m9 C( \, I謝謝各位了~
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2011-10-3 07:04:19 | 只看該作者
VCO無法作到無限大的範圍,有其限制,在這個限制範圍內,要如何作到想到的頻率( W- m2 v3 i  N. d' W5 T# q: r
那就用可程式化的除頻器,亦即在post-divider部份的除頻上作可程式化的電路
  v/ s9 n) F+ r! U6 Y4 @* ]' h3 g但若照你的要求,這個可程式化的電路會很複雜,因為輸出的頻率若沒有一定倍數關係,那可程式的除頻器就會變的很難設計,而且電路會異常複雜,要小心使用且設計,可能會衍生出不必要的問題
3#
 樓主| 發表於 2011-10-3 20:43:15 | 只看該作者
恩~感謝f大的回應!不知道有沒有比較簡單的方法呢?
4#
發表於 2011-10-7 10:21:09 | 只看該作者
要控制輸出的頻率,通常這要用到PLL相鎖迴路, 將輸入的頻率和輸出的頻率除頻後比較,將相位差轉變成電壓去回受控制VCO的電壓來改變輸出頻率。
8 |7 h+ ^/ R: v  I, p網路上查找PLL IC,一般都會有應用電路,不然就去教科書找相關的PLL應用電路。
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-12-30 11:18 AM , Processed in 0.162009 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表