Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 9700|回復: 5
打印 上一主題 下一主題

[問題求助] 請問一下DAC裡面OP問題?

  [複製鏈接]
跳轉到指定樓層
1#
發表於 2011-7-28 12:13:10 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
本帖最後由 s7923023 於 2011-7-28 12:17 PM 編輯
, T+ U4 B8 E- o# E4 i1 V- s5 r- S/ v0 j* {4 D1 m
因為日前在學校學習R-2R DAC構造,因為DAC出來的階梯波是由電阻和電流分壓出來的,那為何需要後面那顆OP呢?
+ \" k  S4 x& C
# v$ W" v3 ]. r* H我使用HSPICE跑過模擬他輸出那端差別只有準位上升,看課本寫0000為0V,不過跑模擬時輸出端變成66mv (四位元5V)* R* X0 [' o5 r9 p- o6 n
* y+ {$ m- E% d  X; t0 ^
所以很納悶的未何要加上這顆OP呢?& U' x7 S& {: S4 q4 d
( b/ b/ A$ b: u$ s4 D
另外這顆OP他追求的是增益還是甚麼其他效益呢?

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂1 踩 分享分享
2#
發表於 2011-7-28 14:23:01 | 只看該作者
建議你如果對OP有所疑惑的話,你可以在不掛任何負載並且把OP拿掉看看.........
0 [, f) `& g  U, g5 [6 {  Q; c- Z; r
觀察一下你會有什麼樣的輸出結果..............., H- [  b4 X3 _$ v6 @) H

- u) a6 f$ \+ f( Y至於你目前模擬的現象看來是OP的充放電時間還不太夠........
5 e( A4 Y! Q+ T' K: |) V) p6 r+ @, n3 h5 A+ K8 R
你可以把資料轉換的速度再放慢個十倍來模擬看看~~~~並且觀察一下OP輸出settle的狀況.....
3#
 樓主| 發表於 2011-7-28 15:09:02 | 只看該作者
本帖最後由 s7923023 於 2011-7-28 03:15 PM 編輯 ( `, ^6 |+ f/ I
) G2 u' Q! ]  D, h* i0 @7 B
回復 2# lchuang 4 i! P# c4 C8 b: N- H: R3 G9 E
3 d5 A3 ^( k( G

2 @  C+ R. z' {0 c% g# ~0 R$ l' B- H2 C; A+ q" A: [6 a6 w7 {7 L
( n  z2 h3 d4 l# C
把op和負載拿掉的波形. A  C# c( x7 o% l3 ^

3 H. N& q% h; [3 a
3 h+ u- w/ `3 n4 M6 @/ E, k; z/ F' I$ h; _* d5 {9 w# m
把負載拿掉後的波形
8 r! p6 I7 E' _' b; o+ ?. s4 m
" n0 B, t* x0 _, Z4 m& m+ E因為以前做電子實習時,沒注意到他0000的時候準位會不為零,(當時想說有波形就好一v一)
! g3 ?: L- Y  X! L' P6 |' f# f7 X結果用spice跑得時候,發現0000的時候還是會有電流流過,不過比較納悶的是op再這個dac裡面的功能是甚麼?& n1 c8 u' L, z5 J
因為未掛上op時,和掛上op時只是差個準位而已!

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
4#
發表於 2011-7-28 15:48:42 | 只看該作者
簡單來說一下主動與被動元件~~~~~
# H! p, K  A. X* A; c8 n4 ^; I+ c) ^% w% P% Q; H
被動元件:如電阻、電容and電感.....etc,單就一個電阻迴路來說,你可以讓電阻比值設計出你所要的電壓,
% d/ r( m# e* O; |3 [0 l8 w+ I$ R0 V0 ?
但是問題就在於所謂的"負載效應"。PS:你可以去了解一下何謂負載效應~~~~~" C% O5 {6 K/ [9 f$ \, d" g
) {) {3 N5 w8 J" R
主動元件:簡單來說就是可藉由一個控制端(MOS的Gate or BJT的Base.....etc)來調整輸出電流~~~~; A# g6 y: G. N. {; I1 Z% i& J

7 Y" o0 K1 Y& B依照一個固定W/L的MOS的線性操作區間(ex.When G=1V,那麼Vds有所謂的電壓輸出區間)~~~~~- V; t# J4 `) n$ u

4 F, G  M) a, `5 v至於你所謂的OP其實就是一種放大電路,一般電壓in電流out的OP所俱備的特性你可以藉由一個* W$ X6 S, I% L. M, u. b6 Y7 t
! U* ], T1 b# v' C# Q
"理想電壓、電流源"觀念去推出OP輸入電阻越大越好,而OP輸出電阻也該越小越好~~~~~
: |. t3 ^5 p. J" R$ F
8 d9 m/ z0 Y4 o$ l+ I9 E+ G至於你加入OP後的模擬為何會出現0000不是零伏的現象,' p. L( x; H5 [3 B" Q
8 Y4 n6 q7 q; e9 O/ w8 Y$ ~
應該就是OP本身有一些MOS並沒有在飽和區操作所產生的現象,
/ l0 p0 z. o2 X# }* l& s/ d: b; N, [7 \; }* q  R# n/ ?
只是不曉得你現在是否有開始學習積體電路設計相關知識,不然這些要解釋清楚真的很費工....^^"
5#
 樓主| 發表於 2011-7-28 16:43:06 | 只看該作者
回復 4# lchuang   _2 O4 i" a8 k: Y' Z

5 _0 ?& g. d2 F謝謝>"<  
  x9 P! G0 |8 P1 l7 c- d! e3 R7 C! F: D- e' o/ i
書讀的太少,學電路設計的真的要看很多書!!
6#
發表於 2011-8-5 17:45:21 | 只看該作者
請問~OPA的輸入是PMOS or NMOS  另外OPA是接成unity-gain buffer嗎  " Q2 l3 }2 ?4 H' X1 q0 w$ W
負載是單純電容?  有去算過OPA能推出多少電流???  ; Q5 c3 S" S. V2 ?% M
R-2R DAC輸出經過OPA位準有改變應該是OPA本身的systematic offset 影響通常不會很大吧~尤其是只有四bit
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-11-16 04:08 AM , Processed in 0.159009 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表