Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 25505|回復: 5
打印 上一主題 下一主題

[問題求助] layout新手請問一下各位大大...

[複製鏈接]
跳轉到指定樓層
1#
發表於 2011-1-25 14:02:08 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
本帖最後由 a7893657 於 2011-1-25 02:05 PM 編輯 % X5 _9 A  m/ Y! v
3 }* D! |3 Z& B
各位大大好:
6 M" X! I* ?  O& m& E, ~' l. w( v5 k7 \3 K
小弟有些小問題想請教各位先輩,7 g' H% _" c3 @, G$ u" P
1. common mode的differential amplifier,這種形式的layout一定要是對稱性的,是嗎!? 為什麼!?: r+ Y9 Z9 c, l* ~7 p

  R: h9 }) Y& `9 `2. 拉layout走線時,是以什麼為主,電流!? 還是電壓!?. Y2 U! y" b" M( J

" m( R, f1 l9 W( G  l+ m3. 之前有聽學長說,電流1mA,metal要拉1um,是嗎!? 哪是針對所有層嗎!?
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2011-1-25 15:29:08 | 只看該作者
1. 為了減少製程上的誤差讓類比電路產生影響, 就會在layout上做一些手法來避免, 至於要不要做則是取決於你囉~書上也都有一些參考資料說明當mos有誤差時會有什麼影響~
$ x+ O3 y9 j" L" E; u5 `9 p" [$ I% {  t4 Q' o; G! K
2. 這個有點難回答, 電壓電流都伴隨在一起的, 基本上拉線的考量應該要考慮流經的電流大小, 當然還有一些其他考量~
8 s  q/ Y+ E* i3 A
5 w) s& t+ ~9 ?  [; c: `3. 沒記錯這個限流是針對metal 1, K+ t. M: I7 {( N: ]) A% i5 \
8 {/ @! x" _" T9 M+ s
以上有錯的話再請各位前輩指正~
3#
發表於 2011-1-26 10:52:48 | 只看該作者
2. 拉layout走線時,是以什麼為主,電流!? 還是電壓!?% B- \2 e+ [! Y
主要看走的是什么信号线了,如果是一条reference电压的线,这里就要求线上的IR dorp要小, 如果是一条clk信号线,那么就要注意避开一些敏感的信号线,减少clk的noise对敏感信号的影响) p# \5 X- R; j/ q" H/ K1 I, O
3. 之前有聽學長說,電流1mA,metal要拉1um,是嗎!? 哪是針對所有層嗎!?$ q+ e0 B- a6 [! ]6 h
通常analog ic采用的工艺多为0.5u的,各家foundry的常规M1,M2的design rule基本都是1ma/um的电流密度,所以在layout时我们会在意电流大于1ma的信号线
6 z5 G- D3 S/ s. {* @
  m7 t2 H# l/ I8 E1 t拙见而已,多多指教
4#
發表於 2011-2-15 17:21:55 | 只看該作者
回復 1# a7893657 ; \/ W7 {% w$ A7 G. W7 [" J# ^* f
5 D7 _; }  w0 d* e

# _( l/ q$ f9 [9 q" r1 _    第一個問題:是要講究matching的,因為要考慮到offset的問題;1 {: K# o1 g$ T) j0 o
   第二個問題:考慮到offset問題就要以電壓為主,只有很好的matching才可以把offset的影響降到最低;8 v1 A$ A  Q0 K0 P, E* C
   第三個問題:如果電流有1mA,你走線的寬度也要相應的增加,在你layout是所用制程design rule中每層metal每微米承受的電流是不同的,一般電流的承受能力是從最底層metal逐層遞增的,因為厚度和最小寬度會變大,所承受的電流就會越大,還有contact和via也是一樣的,這些資料都可以從design rule中獲得,所以在走線的時候要以這些數據為依據,畫出相應合理的線寬和打足夠多的contact以及via。
5 F, X& E  Z4 N% {* E; X   希望以上所說能幫到你,有錯誤的地方歡迎指正,謝謝。
5#
 樓主| 發表於 2011-2-17 14:30:49 | 只看該作者
回復 4# terriours & N3 s, w; v( H$ p
& F- X! t) W7 h# n: m$ X" ]# o5 ^
感謝各位大大的幫忙....感恩!!!
6#
發表於 2011-4-1 14:26:26 | 只看該作者
2. 拉layout走線時,是以什麼為主,電流!? 還是電壓!?7 c4 p& |7 B2 w0 J1 p: y% }# u
Ans:
1 w; D3 F6 W6 i如果是電流信號,請注意電流密度的問題.如果是電壓信號請注意干擾問題.
) u3 L. J# S& r4 R+ R" l4 m0 y7 _/ u: X) x3 U2 y' I% X4 Q
3. 之前有聽學長說,電流1mA,metal要拉1um,是嗎!? 哪是針對所有層嗎!?/ }# K5 W+ k; R9 Z
Ans:& M4 c( V' u, U" O6 @
design rule 中一定有 各層 metal & via 的 static current density Spec 請對照使用.
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-11-16 04:53 PM , Processed in 0.148009 second(s), 17 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表