Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 3685|回復: 6
打印 上一主題 下一主題

[問題求助] 關於PLL的reference frequency

[複製鏈接]
跳轉到指定樓層
1#
發表於 2009-9-17 16:58:15 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
請問一下 PLL的reference frequency要怎麼給比較好呢  是不是有一些特定的規格還是其他的方法6 Z- G# U; t/ d2 |8 q
請版上大大指教一下囉 謝謝
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2009-9-20 10:31:33 | 只看該作者
一般來來說都是由外部的XTAL來提供reference input frequency,然後再由PLL振盪出系統內部需要的頻率出來3 w9 }+ S1 t; ~- T' M  i% m
另外一種則是由系統內的clock或者chip內部的oscillator來振盪出低頻頻率,然後再由PLL振盪出高頻的clock
3#
 樓主| 發表於 2009-9-20 14:32:29 | 只看該作者
所以說參考頻率可以隨便給囉∼是這個意思嗎
4#
發表於 2009-9-20 15:55:45 | 只看該作者
不是& P2 N  v, h8 _/ ~7 O
reference input frequency會和VCO的振盪頻率,以及pre-divider and post-divider有關
, y, [  E* R/ F$ d+ A; }通常決定好reference input frequency後,就會接著決定PLL的一些參數,因為這些都有相關性
9 q. V* P" g- M, ?( k- Z; l. xreference input frequency通常不會太高,一般而言,大概小於50MHz之內,當然,也有例外高於這個值的6 d# z2 a9 k& J, V; }8 p0 R! T
總而言之,看系統的應用來決定
5#
 樓主| 發表於 2009-9-21 12:53:59 | 只看該作者
謝謝您  因為學長他們通常都是給10幾M左右) R4 |: H; `! Z" y0 v; |) `
因為之前不解他們怎麼設定這些參考頻率  才會來版上問看看6 A" Z' J1 H# n, i  ]$ i  i8 ^
我再繼續研究囉
6#
發表於 2009-10-5 11:33:58 | 只看該作者
先決定好你是要用在甚麼application 上才來決定Reference 吧!  D" p5 L6 S7 t8 m* h, P
如果是沒有規定,reference frequency當然是越大越好.
7#
發表於 2009-10-10 11:36:21 | 只看該作者
reference來源不外乎內建的OSC) g: G+ i8 Y2 Y" c
以及外加的XTAL
, w; C4 L' d1 t: d實際運用上都會配合著跑' [* ^3 Q! N; {  ]+ _+ a. `
這樣才能看出實際的效能* Y9 `; p4 w3 c2 C: C& K& n% J4 v
XTAL可以查出等效電路配合著跑
0 U2 h* ^% e9 S9 H. U$ Y所以需要加晶振的電路
- Q' }/ P; X3 e7 h; y' P& Y有些IO已經內建晶振電路
" q& O7 s- H$ q0 z& R# H5 W% q所以可以直接使用
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-4-29 04:01 AM , Processed in 0.109006 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表