|
大家好:
; h p1 L9 b) U: Y- W; h4 w: }
/ w- |% Q) t- Q 小弟的專題需要用到FPGA來實現
9 i! R5 X3 \& y; H# w+ @8 ` f4 r% K7 J3 ^1 Q( s
依據我們目前的設計 clk工作頻率希望可以有400MHZ以上 7 c/ t2 X2 Y: k2 Q; |4 _
, X0 g( Z1 E, S5 m
而且我們的input data rate為2.5Gbs 然後要用1 to 8 (or higher) serial to parallel converter將其轉成parallel處理
1 _0 ^, t, f: N7 y! s+ p; Y+ i- N9 n2 L8 N5 E' D' C, d9 ^
不知Xilinx or Altera 高階 FPGA 有無相關的develop kit 可以支援到這麼高速的IO嗎? (預算問題不考慮); ]* J, w1 r9 X, P d; E" g
/ S0 \+ H- q3 Q' k; p1 j6 Q2 }
且其內建的PLL可否支援2.5Ghz的external clk input(我們需要用來產生一個300多MHZ的clk供內部使用) : f& w: O/ O. E1 F1 V
3 e1 z9 |$ V) x( h4 P, D$ S 如果不行的話 是否要自行買IC(副板?) 來製作 高速serial to parallel converter? 及 PLL 有板友有相關經驗嗎?6 t7 `7 u# o0 q2 U, o# K' j. e _5 e
2 |2 [5 M2 ?/ x8 ]" m3 V
8 X, B% b5 C2 e9 d, E+ B 抱歉因為之前沒接觸過FPGA 問題可能有點多 還請各位板友多幫忙了 謝謝! |
|