Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 5290|回復: 9
打印 上一主題 下一主題

[問題求助] 放大電容??

[複製鏈接]
跳轉到指定樓層
1#
發表於 2009-6-21 18:01:07 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
現在在做一個project要證明這個電路會讓電容有放大效果
. E  U2 r+ S1 ?2 z, F6 @* f6 T可是圖跑出來op輸出那點都是一條線,也不知道hspice裡面有無直接看電路電容值的指令    (這裡lx(mos)應該不行吧...)
' ]: O. S9 J1 n8 M# V  w. e想請問各位大大是否方向哪裡有錯或該怎麼解決??
& A. w6 i! ]" o* {4 A4 s" \) p# I; m/ U) r謝謝~$ v' G6 o/ O  z! y! ^  f
9 O# ?! V5 J+ a* E) D5 e: w
/ C& m4 n# y9 J
下面是我寫的hspice code$ R2 Y' N6 v( n+ w8 M, ?- B7 J5 \
.lib 'mm0355v.l'tt; M$ N+ A' S0 w4 D& C
/ k6 O1 m2 E1 ~& u$ g' A- t1 W
.global  vdd  vss3 C: n, {7 O2 ]: x
vdd    vdd  0  dc 3.3
0 b2 P) i/ v3 w" W9 G+ avss    vss  0  dc  0
+ T6 Q; |1 y9 ]: |9 |
% Q. u+ B2 r* C  d- D) x. }. c  Z.subckt idealop 1 2
. W& H6 e: D5 ?' D# k0 A* aEopa  2 0  2 1 1E6" J; h: X0 y; o: E7 T
.ends
! b3 e1 a' w7 ~% G. z# p6 @# k- v% t" c3 w+ J$ D% x; j
R1  vdd   a  1k% ~/ k) S" q2 v, d
R2  vdd   b  1k
1 @& E' E2 b: I" R2 YC1  a    vss 1u4 r5 r3 U; f, A6 Y4 _! M9 r

% c# X5 [- j/ n' r- j5 F% ^xopa a b idealop5 l$ o' _6 V7 H9 g4 Y7 ], W% q9 O; s
9 Q/ ?+ Z- F5 h) y# V* g

( L0 A& ~+ a& ~: Xvi a 0 dc=0 ac=1v
% @5 x+ q* q- J0 Y# @# [
" V- G# t$ q0 W. \* {/ t.op
: K' Z" e2 p' J$ X4 L5 L.tran .001ms 2ms 8 T+ o, C! g. c: D. x+ d2 Y- D
.ac dec 10  .01hz 100meg
/ {" r' _0 i# o9 c6 D! I. q; P3 M% {; {* B
.meas ac uint_gain when vdb(b)=0
$ M3 F0 t1 N. n3 Y.meas ac phase_p find vp(b) when vdb(b)=0; Q$ l& X1 d# i! d# v! p
.meas ac gain max vdb(b)
+ N) \& N: N- n8 w: _" U. b* F& y.dc a 0 3.3 0.01
, {5 m4 _) K5 M* @" V4 n6 `.probe  tran vout=v(b) vin=v(a)
, {' k! Z6 D% C1 r, L8 y.tf v(b) vi1 D$ h  o$ V) O1 j! M( @3 e" ^
.probe   ac vdb(a) vp(a) vdb(b) vp(b)' u8 ^9 M8 b3 O: n, q1 W
.probe   dc v(b)
) z' B* }2 ]; h.end

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2009-10-22 14:09:11 | 只看該作者
這個電路我們已驗證過了  沒問題) q0 S( X5 @5 U- g5 V* [
建議你讓C  先充個電至輸入端的工作點2 _8 B6 v( L0 W5 o  f7 i) k
如此OP才會正常動作
2 f$ m' x6 U$ n5 [5 z8 I( a否則OP不可能去鎖你的reference 0V
3#
發表於 2009-10-22 16:09:04 | 只看該作者
求两点之间的等效阻抗,最好的就是用ac分析,用Vtest╱Itest(流过Vtest)的电流,即为两点之间的阻抗,再看实部和虚部。0 f) i9 o% O. P( M3 Q3 K9 a. @3 P: |
1 U% ^$ F7 K& A/ g
其实这个题目用推导的就可以了。
4 d, I' P# w& i2 j; U
: {9 D- T% y% T这类题目哪来的,还有吗?
4#
發表於 2009-10-28 10:08:34 | 只看該作者
被放大的電容跟理想電容的不同是什么呢?頻率范圍方面考慮?這種題目從哪里入手呢?
+ Q! T' F9 t( Q( {  `8 x& H謝謝
5#
發表於 2009-10-28 13:51:54 | 只看該作者
The simulation results you got is correct (Got straight line).; g( ^* `5 O/ _6 V7 Q; b% i
Causing you add ac source in a terminal.
) f; D8 z# z5 _: BYou should using the way how you simulation the low pass filter.9 n0 n$ Q" x; B5 [8 Q
You will see the 3dB freq. will change as you change you capacitor.
+ B5 u) P" {9 a7 I6 r5 @# l- q7 c/ B  Q3 w, E8 @+ b
[ 本帖最後由 seanyang1337 於 2009-10-28 01:53 PM 編輯 ]

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
6#
發表於 2009-10-29 19:54:53 | 只看該作者
原帖由 renzhq 於 2009-10-28 10:08 AM 發表
0 G( F' R$ e, v3 |被放大的電容跟理想電容的不同是什么呢?頻率范圍方面考慮?這種題目從哪里入手呢?  ]. {6 Y4 Q- b' B
謝謝
; s, z2 P$ F& x1 w- o- [) m8 @

" S1 O8 ?9 H1 l" c9 D8 T% C
/ [7 W1 O( C7 \7 o& p2 G# M3 ]; K* H4 `2 L/ \; [. z

, ?# r# q5 T) w* G8 U% O
( {7 ?' n, E8 v4 @( \7 A. W這種應用一般來說都是用在需要採用大電容,而且是on-chip的情況
2 ~  k" @; M5 P如PLL,或者PWM DC-DC  B4 E6 u' [* y$ y' `, X; o
因為這類的電路需要極大電容
  P, F  B* h' W而為了節省電容面積而衍生出來的技術
7#
發表於 2009-10-30 10:07:07 | 只看該作者
增大了C,减小了R,又有什么用?+ b  e% w+ f* B8 P) _; q
增大了C,减小了R,又有什么用?
8#
發表於 2009-10-30 20:20:06 | 只看該作者

疑問

那請問依下這種技術能否運用在Sample and hold 電路的Ch方面
9#
發表於 2009-11-1 23:54:34 | 只看該作者
This circuit is quite strange, however. When we're trying to increase the capacitance, the so called ESR will also increase.
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-12-20 02:12 PM , Processed in 0.170000 second(s), 19 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表