|
請教各位大大 _- m1 |4 O: x) n. p- s% a
3 F* D, S U; B& W8 K; O
在硬體電路中(PCB板上)
! U( A, r0 _* K: c% u# `3 K H6 G/ ]) O0 w9 B1 X
常會提到的return path或是return current指的是什麼意思呢??" J' x4 _6 L( @+ p+ Y$ J. c0 L
: n+ L. {* {% h9 F5 _
假設signal從一個logic gate送出
`: N( M. M8 @
8 z9 o! w! _% N# A0 j0 B4 s經過一些電阻電容到地9 d2 r, n" b, R' g/ X
& { j8 I" Y( O, l- g那麼電流會從這個地流回最靠近logic gate的地嗎??
5 o4 n& u7 V. O2 I" i- D7 A' h2 Z( G G5 F
為什麼不是流回電池的地??(假設logic gate的power是從電池正端出來)
! R0 z2 d% @- n
3 `; H( g, r- L6 M& [/ p( ~2 A% y) U( |0 z/ I$ _! a6 [
在書上看到2 W- D# J5 J/ r+ g' e0 i8 \/ b
9 ~0 x/ x/ J* Z% r
高頻訊號的return current 會沿著最低的感值路徑流回
2 d& i0 X( t3 B" Y+ K; \4 Y: T/ ~9 r
而感值最低的路徑是在這條signal trace 下方的path(假設下方是一層GND plane)
/ A- h* I0 h/ M9 ]& z9 ?! J( x" x, Q6 g4 a$ u# c% J$ |
請問有大大知道這個原因嗎??7 C% p s2 T# O3 m7 a5 c$ ~
$ }) \, {. W6 A @; D- {& ^4 F
5 v8 |8 c: h$ f) b另外就是在PCB版會在訊號線以外的空間鋪上GND. e# e+ P% X \& m1 J# y2 w. @
! U$ b1 L4 `3 m( D0 y6 b
中間層也會有整層都是GND的一層9 }! \) D$ t/ i( V9 B/ M: u8 j- |6 u
# I! g- S3 V0 z' h8 f或是一整片的power
: I4 @! ^7 E1 J& q
9 p" R Q: t( I6 x7 r3 v/ S h請問這個原因是什麼呢??. V2 _5 Z6 e5 A* G2 I
# e5 P8 s6 z- a2 e
. d8 @6 h. j K: b+ q8 N4 x謝謝各位大大的解答^^ |
|