Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 8926|回復: 12
打印 上一主題 下一主題

[問題求助] charge pump 鎖相環電路LPF參數如何確定?

  [複製鏈接]
跳轉到指定樓層
1#
發表於 2007-10-29 20:35:17 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
我在設計一個charge pump 鎖相環電路,已經流片一次了。LPF電容采用外接。現在需要將LPF 電容改版,放在chip里面。現在遇到了一些問題,希望朋友們能幫助我下下。
. C" V$ f% Q5 ?) v& s5 G
. G: W. A, ~) h* P0 j基本情況如下: - _1 c- }* D# X4 W* z- U
1)0.35um的CMOS工艺% @( K: X+ [# Y; P8 n
2) LPF是三阶的傳統結構,电容采用PIP电容,由于面积的限制,总的C的大小大概为1nF。
$ z, w7 t0 Y% o& z3 Q( ~3 S( o3) PLL的输入频率范围可以是6-160MHz之间变化的,输出频率范围是在96-400MHz范围变化的。2 P% M+ R) g5 k( \( z1 |! U* _
4) VCO的输出有个分频模块,在環路內可以 實現 4、 8、 16、 32的分频控制。
: N' O5 F- Z) I' G* S( c3 d1 d$ a/ I6 Z
經matlab計算和電路遇到的問題:$ P: J* M! |7 Y# E
1)由于主滤波器的电容太小,我的LPF出来电压纹波很大,我早上算了下,由500多个ppm。多大的波紋是可以 容忍的?設計 時該如何減小呢?. o# ]2 F3 J8 U' R7 x* r; e; e
2)电路做trans仿真,可以完成鉴频并且锁定。但是無法實現零相差,相位上总是反馈信号要超前參考信號一些。从charge pump的控制电平上看,总是在给LPF充电,可是总是充不到所要的电压上。這是什么原因,該如何解決呢?3 }3 t) m5 Z5 }1 t3 \
3) 根據如前的應用頻率,我的交叉頻率多大最為合理。可是如果是100-200K rad/s,主濾波器的電容無法做到nF 的數量級。" ?* l; `/ j+ k( q
1 D; w# j6 T; t  l
請高手為小女子指點迷津,謝謝

評分

參與人數 1Chipcoin +3 收起 理由
monkeybad + 3 勇於求知!多問多看囉

查看全部評分

分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏1 分享分享 頂1 踩 分享分享
2#
發表於 2007-10-29 22:11:29 | 只看該作者
1) 設計時通常是縮小您的迴路頻寬或是增加阻尼即可
6 v0 N# z4 S4 }" p; z% y. Q1 Y2) 看不太懂您的意思.... 但我參您可以檢查一下充放電電流的匹配度
) f# J% ^8 F. Y 鎖相不一定要0相差才是鎖相, 要看相位頻率偵測器的種類, 只要回授訊號與參考訊號之間有一固定相位差即可2 F. o  g7 \4 i
 通常不是0相差可能來自電路本身些微延遲所造成的4 C+ r: I6 o! p) |
3) 看不懂"交叉頻率"是什麼意思, sorry

評分

參與人數 1Chipcoin +3 收起 理由
monkeybad + 3 參與論壇,論壇參與!

查看全部評分

3#
 樓主| 發表於 2007-10-29 22:40:57 | 只看該作者
不好意思,Eleen的一個PPT上寫的交叉頻率的概念,cross frequency。我的理解應該就是環路帶寬吧。. l, V* k0 ]: s7 O9 o
; m* c) X7 J2 @2 Y; X! v4 B+ m4 C
由于我的PLL 是PFD+charge pump型的,如果我的LPF做得理想應該是可以做到相位鎖定的。 9 r' I% m( w$ @

! O& \: [* E. H  n5 R7 i) q' W! e謝謝您的解答。
4#
發表於 2007-10-30 01:49:11 | 只看該作者
PFD是Phase Frequency Detector的縮寫,亦即它可判斷PLL的input和output頻率的phase及頻率的誤差,進而反應到charge pump及LPF作出反應,然後再調整VCO
$ Y% r* s6 z3 ]3 P一般而言,要作到相位鎖定和charge pump比較沒有關係,真正要留意的反而是PFD電路,因為PFD電路會有dead zone的問題,而這個會造成PLL的input和output頻率有一個相位誤差存在,如何改善PFD的dead zone,目前有好幾種架構都己經有發表在paper上了9 k$ Q( |# n$ Y# h4 A& F# T5 W+ ^1 j
再者,即使PFD電路是採用沒有dead zone的架構,在layout的安排上也要非常小心,如果其UP及DN的path不平均對稱的話,一樣也會造成相位差存在; P- c3 g/ j5 j) ?  }! D; M
/ I- Y" K7 {6 \7 m0 r2 M9 J) L
如果你覺得你的ripple過大,那麼,我倒是建議你計算一下你的damping factor為多少?VCO的gain為多少?charge pump current又為多少?natural frequency又為多少?LPF的R及C1和C2又各為多少?, r' {& N6 u- v9 L4 l* ?) |* H% `
藉由這些值可以幫助你探究你的PLL究竟是那裡出問題,前三項數值是設計PLL很重要的參數,若照你所描述,應該是你的damping factor過小吧( ^* U2 B  e+ f4 f
再者,1nF的電容很大,我以前所設計過的PLL也從沒設計到這麼大的電容,150pF的電容己經幾乎是我的上限了,建議你重新檢視你PLL的各個block參數,我想,你的PLL應該沒有作最佳化的設計

評分

參與人數 2Chipcoin +3 +5 收起 理由
shinnyi + 2 回答詳細!
monkeybad + 3 + 3 好答案!

查看全部評分

5#
 樓主| 發表於 2007-10-30 17:39:26 | 只看該作者
謝謝二位的熱情回復。1 G  y- A: n4 Z  b( j/ R

0 c& _. Q1 v8 ~" t7 T% X+ m5 M9 o2 j我做了計算和仿真,我目前PLL 相位差始終存在和CP電流的匹配度影響似乎不是很大。8 O, {6 A5 \- n. n" u# Z

; O9 W9 ]% k2 ffinster說的 cp電流可能回事重要的原因,但是應該如何確定呢?和 LPF中的 C1的大小關系大嗎?4 R% \6 B  U7 P( J

* ~9 W, ?# w6 L還有版主說的“最佳化設計”該如何驗證和實現呢?
6#
發表於 2007-10-30 18:58:27 | 只看該作者
我覺得輸出clock和輸入clock存在相位差應該是正常的吧 輸出clock總是要經過一個counter除頻後才回授到PFD1 a- b- n: V5 t- i# a% Y
所以不可能達到0相位差 但是相位差只要是固定的就可以了
0 [1 n9 d* A  n3 j" R3 Y在PFD兩端的clcok才有可能存在接近0相位差的clock吧. ~4 ^, H$ _1 o5 ]* D( _

0 e9 e% H, \% s" I另外紋波電壓多大要看你的output clock的jitter能忍受多大 我覺得可以簡單的計算一下 + ~) e5 M# `. f' X
就是 jitter=1/(紋波低電壓時VCO output頻率)-1/(紋波高電壓時VCO output頻率)
6 u  p: H, O5 w6 Y# v大概可以估計你的紋波是不是在能容忍的範圍
' I% z" R- e  x/ R' w. q一般都是蠻小的啦 而且你的LPF電容用到1n了 超大的 所以紋波應該不會太大才對& Z: I/ H% f' Y% o
# S4 i- P1 i# z; d4 U0 u, J- A! ]
假如紋波太大那最直接的方法就是降低CP的電流 增加LPF的電容 這樣紋波就變小囉
3 t/ t9 ~* a# k但是PLL鎖定時間會變慢: ^2 P. k4 j# `* }
另外也要注意CP上下電流源有沒有相等6 i; A' b- I" L3 C8 s# t  j
- m' _  u/ A  k7 z; n6 @
要最佳化首先弄清楚 PLL各個參數之間的關係 可從PLL運作的model推導公式得知
/ ?9 `+ f. }, n& t好康相報裡面有提到一些相關的設計文件 可以先參考一下
' f; b0 l; z. G( U. s5 Vhttp://www.chip123.com/phpBB/viewthread.php?tid=8116&extra=page%3D4
4 a+ v4 Y0 x0 j1 k' q+ t0 b另外Razavi : Design of Analog CMOS Integrated Circuits 裡面也有講解可以參考一下7 S/ G0 m$ S7 e& B

- h  j. `" X$ M& Q: u% D/ R& M" L[ 本帖最後由 monkeybad 於 2007-10-30 07:07 PM 編輯 ]
7#
發表於 2007-10-31 06:03:27 | 只看該作者
PLL的設計有其數學式和相關的關係
, K: I. ]$ O  s  O! y0 i如我建議你計算一下你的damping factor為多少?VCO的gain為多少?charge pump current又為多少?natural frequency又為多少?LPF的R及C1和C2又各為多少?: C6 V4 V- H& N4 Z) s! a) r  }
因為這些都會影響著你所設計出來的PLL的performance,如果你都不知道不這參數所代表的函義為何,那所設計出來的PLL即使會動,其performance應該也不會太好
* V2 m  U/ `6 ~9 z/ y: I0 \! n我上述所提的那些都在monkeybad大大所推薦的Razavi : Design of Analog CMOS Integrated Circuits中第15章有很詳細的介紹和公式推導,強烈建議你花點時間去看一下,我想,對於你設計PLL有很大的助益
9 F, A0 z* y4 ^- Z$ ?節錄一下書中所提的:damping factor > 0.707
, s0 \9 b. K  ~為何要使用二階R-C和三階R-C的理由書中有提,另外,兩個電容的大小比例為10~15倍,至於何者為大,何者為小,書上也有提( l+ G: E8 E' Y
VCO的gain會影響你PLL的jitter,如果沒有留意,那出來的PLL的jitter應該不會很好......
$ P' w5 h) }9 F) k5 Y這些,書上都有提

評分

參與人數 1Chipcoin +3 收起 理由
monkeybad + 3 Good answer!

查看全部評分

8#
發表於 2007-11-1 20:55:06 | 只看該作者
喔~~講的蠻詳細的~~多謝謝大大講解~~讓我又上的一課~~謝謝
6 F: W/ `. V3 P7 D$ P3 P: b, Z5 q- [雖然我沒做過pLL~~看看也不錯ㄚ~~謝謝
9#
發表於 2007-12-14 10:47:16 | 只看該作者

回復 7# 的帖子

大大你好+ F# n( o1 g1 [5 `! @0 s
我剛看了一下Razavi的PLL部分
( }! E1 T# D# b0 e- u. o你們提到的C1與C2是不是書中的Cp與C2呢3 V8 W+ {5 i# y
也就是LPF 還有抑制高頻雜訊的電容+ M4 W! L) R$ ]5 Y- `
我是類比新手( h8 w; p: A% k
還請大大解惑
  n7 @$ |- J7 Q  e謝謝
8 \. j5 e7 ^2 I( @) W+ U
0 p% {. g1 V. X$ [% x[ 本帖最後由 ilovehorn 於 2007-12-14 10:50 AM 編輯 ]
10#
發表於 2007-12-14 18:07:12 | 只看該作者
原帖由 ilovehorn 於 2007-12-14 10:47 AM 發表 7 e% O# V+ [  ?7 F/ d8 A  ?
大大你好! }6 U5 L& `2 c: ?
我剛看了一下Razavi的PLL部分  q, u. m& n& i2 a* u# l! R
你們提到的C1與C2是不是書中的Cp與C2呢+ c1 q/ L1 S$ [2 B! H7 n8 O) f$ p
也就是LPF 還有抑制高頻雜訊的電容
8 U4 n6 N8 v. j我是類比新手2 t% ~. Y+ d- }( D6 U% o
還請大大解惑8 n) m2 G+ ?' E0 w! @7 ^
謝謝
& U3 _1 Q& R! n$ ?8 j7 X" d' ?; K) A

1 I5 Q& w. X" D8 D2 e7 U3 X+ b3 J' J
沒錯
11#
發表於 2008-7-28 09:06:31 | 只看該作者
台大有個專做pll的教授叫劉深淵
6 b( [2 `: l* x他的講義裡關於這方面的介紹非常仔細1 U  d( Y1 d0 `0 q4 M
設計上你的 c1、c2的比值,頻寬的大小
9 Y$ L" V) p2 X6 |' Q; e; M對所應的phase margin,damping factor
# y5 o. }+ E/ U- X通通算出來給你$ o9 m3 p; T) \6 w0 d
不妨網上找一下+ q$ e- n& R0 i) W6 X5 C6 l
應該會很有幫助的
12#
發表於 2008-12-3 14:45:55 | 只看該作者
偶然发现这个论坛,发现真的不错,我还不是大牛,希望以后沃野能帮大家解决问题
13#
發表於 2009-1-6 15:17:37 | 只看該作者
根据反馈系统的一般原理来理解:$ x+ Q; D8 G, B; ~
phase margin 大,则damping factor 大,ripple小,但settle time 长,; _' b0 G5 G) l7 o6 X
phase margin 小,则damping factor小,ripple 大,但settle time短。, a( n: `, a& v, D+ J

8 v. q  P8 Z& E  O, I, E: {这样理解妥当吗,呼唤大大解答!
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-4-30 12:50 AM , Processed in 0.118007 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表