Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 9937|回復: 12
打印 上一主題 下一主題

[問題求助] charge pump 鎖相環電路LPF參數如何確定?

  [複製鏈接]
跳轉到指定樓層
1#
發表於 2007-10-29 20:35:17 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
我在設計一個charge pump 鎖相環電路,已經流片一次了。LPF電容采用外接。現在需要將LPF 電容改版,放在chip里面。現在遇到了一些問題,希望朋友們能幫助我下下。
% h0 ^$ y9 v/ v6 t6 L9 b8 k; Z+ b  r. f  A, Q& j& }  Z
基本情況如下:
7 m& W7 J  D! l% ]! c+ }1)0.35um的CMOS工艺9 {0 s3 X1 W1 ]4 K* l% o8 Q
2) LPF是三阶的傳統結構,电容采用PIP电容,由于面积的限制,总的C的大小大概为1nF。, i: c3 U  p, y6 n" _
3) PLL的输入频率范围可以是6-160MHz之间变化的,输出频率范围是在96-400MHz范围变化的。
2 J3 P2 c8 K. t: ~2 g/ T+ v4) VCO的输出有个分频模块,在環路內可以 實現 4、 8、 16、 32的分频控制。* Z" c& E0 S- K; U+ q
2 U* u: Y& g: g- y- m
經matlab計算和電路遇到的問題:' F3 i5 G8 [$ U$ s
1)由于主滤波器的电容太小,我的LPF出来电压纹波很大,我早上算了下,由500多个ppm。多大的波紋是可以 容忍的?設計 時該如何減小呢?
4 {" S2 ^8 ~- m+ Y! X! }2)电路做trans仿真,可以完成鉴频并且锁定。但是無法實現零相差,相位上总是反馈信号要超前參考信號一些。从charge pump的控制电平上看,总是在给LPF充电,可是总是充不到所要的电压上。這是什么原因,該如何解決呢?
( ?! R: d7 {: d* d6 N7 Q3) 根據如前的應用頻率,我的交叉頻率多大最為合理。可是如果是100-200K rad/s,主濾波器的電容無法做到nF 的數量級。, j8 N- Q) T' O

: ?" {6 a$ \4 c" c) o/ T! z" d請高手為小女子指點迷津,謝謝

評分

參與人數 1Chipcoin +3 收起 理由
monkeybad + 3 勇於求知!多問多看囉

查看全部評分

分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏1 分享分享 頂9 踩 分享分享
2#
發表於 2007-10-29 22:11:29 | 只看該作者
1) 設計時通常是縮小您的迴路頻寬或是增加阻尼即可8 m! |! T3 Y6 d* R
2) 看不太懂您的意思.... 但我參您可以檢查一下充放電電流的匹配度3 I: s% v' |& r5 d# @
 鎖相不一定要0相差才是鎖相, 要看相位頻率偵測器的種類, 只要回授訊號與參考訊號之間有一固定相位差即可5 H; T1 _+ M5 O0 d4 z* E3 p# Z
 通常不是0相差可能來自電路本身些微延遲所造成的
0 T2 D/ L( m+ `$ f5 ?9 r3) 看不懂"交叉頻率"是什麼意思, sorry

評分

參與人數 1Chipcoin +3 收起 理由
monkeybad + 3 參與論壇,論壇參與!

查看全部評分

3#
 樓主| 發表於 2007-10-29 22:40:57 | 只看該作者
不好意思,Eleen的一個PPT上寫的交叉頻率的概念,cross frequency。我的理解應該就是環路帶寬吧。& E% O7 h! R6 O- e2 O+ h

9 p' V: y# {2 B3 f% {3 b由于我的PLL 是PFD+charge pump型的,如果我的LPF做得理想應該是可以做到相位鎖定的。 3 N  q+ t8 l6 n$ r% Y) }
1 c; r, @4 F( B" `+ [3 M1 x
謝謝您的解答。
4#
發表於 2007-10-30 01:49:11 | 只看該作者
PFD是Phase Frequency Detector的縮寫,亦即它可判斷PLL的input和output頻率的phase及頻率的誤差,進而反應到charge pump及LPF作出反應,然後再調整VCO+ {8 J/ l  R/ i1 c) B1 c1 f7 D
一般而言,要作到相位鎖定和charge pump比較沒有關係,真正要留意的反而是PFD電路,因為PFD電路會有dead zone的問題,而這個會造成PLL的input和output頻率有一個相位誤差存在,如何改善PFD的dead zone,目前有好幾種架構都己經有發表在paper上了
) H8 E  X# o/ y再者,即使PFD電路是採用沒有dead zone的架構,在layout的安排上也要非常小心,如果其UP及DN的path不平均對稱的話,一樣也會造成相位差存在
5 B, V; M* T4 X6 I4 a; ~( J4 `9 {! j) ~/ L7 G" Y
如果你覺得你的ripple過大,那麼,我倒是建議你計算一下你的damping factor為多少?VCO的gain為多少?charge pump current又為多少?natural frequency又為多少?LPF的R及C1和C2又各為多少?
4 U) v( E4 f5 m% Y9 p" d藉由這些值可以幫助你探究你的PLL究竟是那裡出問題,前三項數值是設計PLL很重要的參數,若照你所描述,應該是你的damping factor過小吧
; N: Q3 L, b" K3 m* R2 U再者,1nF的電容很大,我以前所設計過的PLL也從沒設計到這麼大的電容,150pF的電容己經幾乎是我的上限了,建議你重新檢視你PLL的各個block參數,我想,你的PLL應該沒有作最佳化的設計

評分

參與人數 2Chipcoin +3 +5 收起 理由
shinnyi + 2 回答詳細!
monkeybad + 3 + 3 好答案!

查看全部評分

5#
 樓主| 發表於 2007-10-30 17:39:26 | 只看該作者
謝謝二位的熱情回復。
2 ~3 M) u% N% k, \' @/ W8 H) J% _! l: z  a+ b; O0 I
我做了計算和仿真,我目前PLL 相位差始終存在和CP電流的匹配度影響似乎不是很大。
! ^6 l8 x1 j4 F2 ?
* n2 N6 G) \6 d% N# Ofinster說的 cp電流可能回事重要的原因,但是應該如何確定呢?和 LPF中的 C1的大小關系大嗎?* h2 @0 ]2 m* Y

. v1 Z/ c2 y) O+ c* O還有版主說的“最佳化設計”該如何驗證和實現呢?
6#
發表於 2007-10-30 18:58:27 | 只看該作者
我覺得輸出clock和輸入clock存在相位差應該是正常的吧 輸出clock總是要經過一個counter除頻後才回授到PFD* W/ N8 m: g2 R: r; w& ]
所以不可能達到0相位差 但是相位差只要是固定的就可以了 5 v8 }' v) f6 V) ~6 u
在PFD兩端的clcok才有可能存在接近0相位差的clock吧$ O  G7 k, M9 c* Q0 ^  P5 I

% K1 Y- [2 G9 p( t4 X2 h/ N, d. o4 `另外紋波電壓多大要看你的output clock的jitter能忍受多大 我覺得可以簡單的計算一下 2 v% f" T0 {9 M6 N) v1 D, g! U5 Z
就是 jitter=1/(紋波低電壓時VCO output頻率)-1/(紋波高電壓時VCO output頻率)
0 H2 m  o4 r3 M2 |6 n大概可以估計你的紋波是不是在能容忍的範圍# Z' l. p8 M# m" h) f) r- A
一般都是蠻小的啦 而且你的LPF電容用到1n了 超大的 所以紋波應該不會太大才對
; k2 @: W$ J: q) _5 o: @: @" K
' u7 b# ^# [( Q& G7 v! B假如紋波太大那最直接的方法就是降低CP的電流 增加LPF的電容 這樣紋波就變小囉
0 ]# x# B% p+ x, k但是PLL鎖定時間會變慢
3 l/ z# l# l2 N& D) p- b4 g' Z另外也要注意CP上下電流源有沒有相等7 T, h6 b3 ]  E9 S' n0 }
% @3 M( g7 y1 n: K2 d/ q
要最佳化首先弄清楚 PLL各個參數之間的關係 可從PLL運作的model推導公式得知
6 P* \; [0 R9 K7 k7 [6 S  `& Z, z好康相報裡面有提到一些相關的設計文件 可以先參考一下' Q0 c! r* {+ x! _
http://www.chip123.com/phpBB/viewthread.php?tid=8116&extra=page%3D4
3 s5 Z; y$ _5 a# ^! x- \另外Razavi : Design of Analog CMOS Integrated Circuits 裡面也有講解可以參考一下  G4 o- N# j6 j& I
5 J9 ~. t* ^: m. f1 _
[ 本帖最後由 monkeybad 於 2007-10-30 07:07 PM 編輯 ]
7#
發表於 2007-10-31 06:03:27 | 只看該作者
PLL的設計有其數學式和相關的關係
- C" L+ T3 C3 Z: ^  i5 e7 M如我建議你計算一下你的damping factor為多少?VCO的gain為多少?charge pump current又為多少?natural frequency又為多少?LPF的R及C1和C2又各為多少?
0 P! ~/ \7 }+ s, Q3 L8 a: Q因為這些都會影響著你所設計出來的PLL的performance,如果你都不知道不這參數所代表的函義為何,那所設計出來的PLL即使會動,其performance應該也不會太好+ l' z' b, E- c4 F5 q) N! `/ ^
我上述所提的那些都在monkeybad大大所推薦的Razavi : Design of Analog CMOS Integrated Circuits中第15章有很詳細的介紹和公式推導,強烈建議你花點時間去看一下,我想,對於你設計PLL有很大的助益- a" @/ h! z& {' {& ^: e
節錄一下書中所提的:damping factor > 0.707
. |- i4 ^" E& O為何要使用二階R-C和三階R-C的理由書中有提,另外,兩個電容的大小比例為10~15倍,至於何者為大,何者為小,書上也有提3 i/ a6 F. n% P8 R( R8 k1 R! m
VCO的gain會影響你PLL的jitter,如果沒有留意,那出來的PLL的jitter應該不會很好......
# c# {1 }$ O3 Q$ e這些,書上都有提

評分

參與人數 1Chipcoin +3 收起 理由
monkeybad + 3 Good answer!

查看全部評分

8#
發表於 2007-11-1 20:55:06 | 只看該作者
喔~~講的蠻詳細的~~多謝謝大大講解~~讓我又上的一課~~謝謝7 ?& A5 v; x- f8 I7 N
雖然我沒做過pLL~~看看也不錯ㄚ~~謝謝
9#
發表於 2007-12-14 10:47:16 | 只看該作者

回復 7# 的帖子

大大你好1 q! F$ F0 R8 r6 R
我剛看了一下Razavi的PLL部分
4 C7 n+ w9 d; Q4 g) ~* z4 B你們提到的C1與C2是不是書中的Cp與C2呢
/ u' Q% G5 O2 G1 F* }也就是LPF 還有抑制高頻雜訊的電容
' j; F9 h$ u& k6 X我是類比新手' c9 ?) I) u" a
還請大大解惑
9 C, d+ W! N, `: v謝謝& U. |# e, O6 U' b

4 D& j" m( X# z( |- z8 e+ d[ 本帖最後由 ilovehorn 於 2007-12-14 10:50 AM 編輯 ]
10#
發表於 2007-12-14 18:07:12 | 只看該作者
原帖由 ilovehorn 於 2007-12-14 10:47 AM 發表   z: V. c1 p. C0 \- D7 Z) l" i5 F
大大你好
8 e; n$ j2 N; d3 u7 F我剛看了一下Razavi的PLL部分
4 p: M2 w4 H! _1 B; f0 p% t+ n0 A你們提到的C1與C2是不是書中的Cp與C2呢
2 s$ Q6 P+ @9 g7 B  h' l6 C也就是LPF 還有抑制高頻雜訊的電容
) g4 c9 x( g6 C我是類比新手# v9 w5 p) S7 d  Y3 ]
還請大大解惑
' R5 n! X, h% q: r謝謝
# {" c4 u! ]2 X* H* s8 b/ J1 x

% p( `0 e- Q, x% |: m# k  Z3 ?( d8 Q' e
沒錯
11#
發表於 2008-7-28 09:06:31 | 只看該作者
台大有個專做pll的教授叫劉深淵
' W, |/ m, @4 k  @4 h( B! Z他的講義裡關於這方面的介紹非常仔細
) G" N0 _) c3 w* e5 d% v- Q* l# C設計上你的 c1、c2的比值,頻寬的大小
$ W( F: P8 W! A- i0 t對所應的phase margin,damping factor
; N7 |  S1 a& g8 i- k: _9 |4 V) K通通算出來給你- A3 D- x6 P+ e( w# Z9 ]7 p1 ?
不妨網上找一下9 A$ B# y$ U9 v& E
應該會很有幫助的
12#
發表於 2008-12-3 14:45:55 | 只看該作者
偶然发现这个论坛,发现真的不错,我还不是大牛,希望以后沃野能帮大家解决问题
13#
發表於 2009-1-6 15:17:37 | 只看該作者
根据反馈系统的一般原理来理解:
, _& D# i6 O1 I4 qphase margin 大,则damping factor 大,ripple小,但settle time 长,1 m# X, I+ N0 W  O. M4 F6 O3 k
phase margin 小,则damping factor小,ripple 大,但settle time短。
$ @# F% y* t' n0 R3 G$ Q/ J2 j; P% _: F$ x3 s
这样理解妥当吗,呼唤大大解答!
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-12-26 09:22 PM , Processed in 0.176010 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表