Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 3370|回復: 7
打印 上一主題 下一主題

[問題求助] 請問各位先進有遇過這樣子的問題嗎?

[複製鏈接]
跳轉到指定樓層
1#
發表於 2007-5-17 20:38:50 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
我目前是碩班的學生,專題是做CDR(Clock and Data recovery),& W) v, d6 {, Q- ]6 L7 \8 N8 W
最近chip回來正在量測遇到了怪問題,! ]8 L2 V- v" |5 C: p
我先量VCO部分,VCO是使用7級Inverter串聯的Ring Oscillator,示波器是使用安捷倫 54853,- |( H/ H' b' U( y
儀器的碳棒是有分正端和負端,正端接訊號源,負端則接地,# a. q) I" z6 t2 {0 p2 Z
再量測VCO時,如果有接GND則會出現下圖,  ^5 P+ b8 o" }* D3 h7 c
& V/ Z8 L1 T. n4 _7 O7 e9 o
不接地時則如下圖,
: s. {# E' A, @  Z' Y* m7 d* G7 y' T2 k# q
1.)這是為什麼會這樣子,在探棒接不接地會有這麼大的影響,哪一種比較準確。2 p8 ]% B* V* I9 b. {$ E& p

- ~- y# c* u- W% V2.)在波型上為什麼會有向settling time這樣子的抖動波形,是設計方面的問題嗎?
8 M, t6 N0 Z4 K& F0 ?4 J: ]ㄧ開始我以為是電源不穩定所產生的抖動,但是在接了regulator以後還是會這樣子,4 F. u+ B. N# J9 U  b" l: \% m3 l3 _
這是什麼現象呢?或是我該在設計的時候注意哪方面的考量,可以消除這個問題?  L/ j: s* b( t5 u, P
' ~4 r) m. g* u: d+ x' S% A
3.)在類比的gnd和數位的gnd這兩個在製作PCB版到底要不要隔開,還有分開接以後gnd到最後不是還會接在一起嗎?9 R% u1 A! ]# {" r
這樣子有隔開根沒隔開還不是一樣,或是有其他的接法,聽說兩個有隔開後量測結果會比較好,改怎樣解決呢?
; o& b3 ?4 b% m* j; ]+ d- f4 Y' ^, C) ]4 ]
在這裡請教各位做類比的先進,麻煩大家幫我想想是哪邊出了問題,謝謝大家。
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2007-5-17 22:09:17 | 只看該作者
1. 要接地!6 H6 L5 a% L$ P; j, v+ E

1 w  I9 x4 [) O: Z# L; N2. Bonding Wire 的電感效應!5 h' D( z6 \4 ?& n8 E

4 Y; b! L3 {( M) K7 _8 y3. 要分開! 可以用一種隔離元件分開!  大多數的人避免麻煩!  所以接點最後都會接在一起! 但這點離POWER的GROUND最近就可以了!
3#
發表於 2007-5-17 22:16:40 | 只看該作者
這個隔離元件好像是電感是嘛? 不知有無記錯?

評分

參與人數 1 +2 收起 理由
sjhor + 2 對!可是我忘了專有的名詞!

查看全部評分

4#
發表於 2007-5-17 22:33:11 | 只看該作者

Power & Ground

對呀...是用電感分開digit及analog的大地...
8 z1 u( x, a% J: K; L5 ^% O8 y; [! }% e9 Q, k
power的部份...也可以利用電感與電容的濾波來得到比較好的穩壓效果~

評分

參與人數 1Chipcoin +2 收起 理由
sjhor + 2 Good answer!

查看全部評分

5#
 樓主| 發表於 2007-5-17 23:24:02 | 只看該作者

回復 #2 sjhor 的帖子

對不起我忘記說明了,我這個電路是要應用在生醫,
0 ~! x( H" E% \' o$ L7 G所以頻率做比較低2MHz,這樣子在Bonding Wire的影響會很大嗎?
6#
發表於 2007-5-18 08:40:58 | 只看該作者

回復 #5 jelly811737 的帖子

應該這麼說!1 I" u  }1 w/ Y9 W+ S( q
除了 bonding wire 之外, 外面的連接線(PCB, ....)有多會有電感的存在!1 q$ i1 _* O8 F1 r1 J
所以  累積下來的量也不可以小看!
7 D& P- ~8 e/ O0 u  g2 S6 Q, X3 A# M7 P9 S  B
還有的  就是 你的  Driver 做的可能不是很好!
0 r# C( L$ T7 B& b  K3 s* h或者是 Rising/Falling 太快所造成的!: b- S# Y0 L$ ~. L% f" F1 }

3 F8 X" n8 t8 f! b# F8 ^: `6 s若是很 Care 這些!  應該去找一下數位的  OUTPUT pin 設計方法!2 X- h. Z! H; G) c) _
應該有機會解決!
+ ^3 T1 N) `- c. x& l# a; h/ s" \' E1 i! `& S' r& T2 y8 b$ i$ S
找到相關資料後!  歡迎拿出來分享唷!
7#
 樓主| 發表於 2007-5-18 10:23:03 | 只看該作者

回復 #6 sjhor 的帖子

請問sjhor先進可以�我如何評估Output Load,然後如何設計Driver,
( c- n4 J$ \. Q. w6 m9 wDigital Output pin?  Oscillator不是算是類比的嗎?
( R( [+ s# z: s& r. z0 h為什麼要用Digital output pin?這是什麼意思呢?4 W# K# I8 Z& D. ^2 u9 h7 W
小弟學不夠多看的也少,還有很多方面都不是很清楚,希望你多多指教。- ~* t1 k5 K# h/ d- {
在這裡也謝謝你的回答。
8#
發表於 2007-5-18 11:18:38 | 只看該作者
0與1 的信號   通稱 digital signal!
, Q& h6 h# N( f' [只不過 Output Buffer 友可能是 analog designer 幫她們設計的!
4 C$ T% G/ O( t0 a2 }
0 a1 H3 P" G! l% \( N# b& m% t5 DOscillator 是類比的沒有錯!
; f. z; K7 I/ [4 X/ M) j& Y但經過  sensing amplifier or Schmitt trigger 轉換之後  就是數位的信號了!
' k6 d: I2 q; l7 C0 [* D; Z- Z, x* a- G6 \5 D1 r
這一部份 Output buffer 主要的工作是數位的!+ w2 _% t- Q1 \0 w( k" K; p

; u, ]% ?$ K0 E2 v2 |. {3 l" g所以  這邊  她們有開發一些技術! 可以避免這些情況!% r' z( ?8 N6 a; K
: B+ u9 B! a! x' Q2 z
我記的的是  信號快升到 VDD 時  友作ㄧ些的處理!2 l5 S& a1 r; c5 |9 b4 I
這一部分  我只聽說!  沒有見到實際的電路!* U! d& r, ]' q
所以不能提供給你! Sorry!
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-11-16 10:54 PM , Processed in 0.163009 second(s), 19 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表