|
我目前是碩班的學生,專題是做CDR(Clock and Data recovery),& W) v, d6 {, Q- ]6 L7 \8 N8 W
最近chip回來正在量測遇到了怪問題,! ]8 L2 V- v" |5 C: p
我先量VCO部分,VCO是使用7級Inverter串聯的Ring Oscillator,示波器是使用安捷倫 54853,- |( H/ H' b' U( y
儀器的碳棒是有分正端和負端,正端接訊號源,負端則接地,# a. q) I" z6 t2 {0 p2 Z
再量測VCO時,如果有接GND則會出現下圖, ^5 P+ b8 o" }* D3 h7 c
& V/ Z8 L1 T. n4 _7 O7 e9 o
不接地時則如下圖,
: s. {# E' A, @ Z' Y* m7 d* G7 y' T2 k# q
1.)這是為什麼會這樣子,在探棒接不接地會有這麼大的影響,哪一種比較準確。2 p8 ]% B* V* I9 b. {$ E& p
- ~- y# c* u- W% V2.)在波型上為什麼會有向settling time這樣子的抖動波形,是設計方面的問題嗎?
8 M, t6 N0 Z4 K& F0 ?4 J: ]ㄧ開始我以為是電源不穩定所產生的抖動,但是在接了regulator以後還是會這樣子,4 F. u+ B. N# J9 U b" l: \% m3 l3 _
這是什麼現象呢?或是我該在設計的時候注意哪方面的考量,可以消除這個問題? L/ j: s* b( t5 u, P
' ~4 r) m. g* u: d+ x' S% A
3.)在類比的gnd和數位的gnd這兩個在製作PCB版到底要不要隔開,還有分開接以後gnd到最後不是還會接在一起嗎?9 R% u1 A! ]# {" r
這樣子有隔開根沒隔開還不是一樣,或是有其他的接法,聽說兩個有隔開後量測結果會比較好,改怎樣解決呢?
; o& b3 ?4 b% m* j; ]+ d- f4 Y' ^, C) ]4 ]
在這裡請教各位做類比的先進,麻煩大家幫我想想是哪邊出了問題,謝謝大家。 |
|