Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 4815|回復: 8
打印 上一主題 下一主題

[問題求助] current steering DAC

[複製鏈接]
跳轉到指定樓層
1#
發表於 2008-12-25 17:40:39 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
想請教有關current steering dac的問題: v4 V/ U6 e& \
電路中有用到current cell
: w) ^4 N: z, D/ B. C& B; d! P4 j5 Z% ui流到開關兩邊選一路流,分別為iout 與 _iout" I" Y3 U: b. K( G
% }" W; e. t9 W3 M3 h. C" J* r, B
iout為最後的電流總和接到外部去用外阻等效為 75//75 =37.5
" J: s, D+ w$ F+ T3 K  A# `
/ ^2 T$ m2 I2 P" g: I. Z: Z那麼我想請問的是 _iout內部一定要匹配嗎
1 ~* l: t5 y7 y, D& W3 T6 X0 z! v; Q是否一定要在內部或外部掛上一個等效為 37.5的電阻1 d6 q# ]' `' G( X, m5 H/ k) ^, O+ w
能否省掉此電阻直接將開關接地
$ L+ I! S2 ~! `: @! R這樣會有什麼問題發生呢% h. y0 q% Y# u' q
! Z' s- l4 d/ \8 F+ }+ L1 \# m
請各位回答一下
7 I) m2 A) S0 K7 J謝謝
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2008-12-29 22:05:55 | 只看該作者
你好 我最近也在看关于电流舵的DAC  想做个14位的 有些问题不是很明白 可以和你交流下吗 5 d9 B7 z2 Z  `  N
我的邮箱:gzxian@qq.com
3#
發表於 2008-12-31 00:30:58 | 只看該作者
原帖由 skyblue 於 2008-12-25 05:40 PM 發表
: P9 P9 T" ^" T) W' w# o- K想請教有關current steering dac的問題, k) A- U" _$ k# g/ x
電路中有用到current cell
- m4 q8 G% O7 g6 J0 h8 Ni流到開關兩邊選一路流,分別為iout 與 _iout0 i1 [$ W( W: R
. @' }% ]4 n1 U9 ]* q
iout為最後的電流總和接到外部去用外阻等效為 75//75 =37.5/ T; A, k" |$ A4 d
  k& l4 Q4 f  W  W/ o4 e' K
那麼我想請問的是 _iout內部一定要 ...

9 r3 V. c) E9 B# S( O. L1 ~1 }& D+ R/ z- Y# i4 X% [2 K5 _4 _
1 ~) @  c. p5 a  D0 ?" n* N# _
_iout不行直接透過switch接到地. r( V1 e; ]9 e* _4 q
iout和_iout一定要有一個電阻,而這個電阻可以是在chip內部或者只有外部電阻皆可
! p0 p8 u" N9 b) Y另外,如果你只有設計單邊,那對noise的抗雜訊能力會不好,建議你是differential output會比較OK,雖然會多一個電阻,但performance會有更好的提昇
4#
發表於 2008-12-31 13:19:51 | 只看該作者
是的 如Finster大說的 兩邊最好是要對稱 不然一邊有掛電阻 一邊沒有掛電阻0 k, w* J4 E6 S3 w7 X5 k" D
這樣對類比電路來講比較不好 電路對稱的話 一些noise或是非理想效應可以藉由差動對來消除共模的部分
5#
發表於 2009-1-8 12:10:04 | 只看該作者
請教一下版大,所謂非對稱造成的 NOISE 是指什麼型態的 NOISE 呢
6#
發表於 2009-1-8 14:13:24 | 只看該作者
回答樓上的,MOS管的熱noise,flick noise,以及switch控制clk的noise 耦合6 L; S% l" z0 B: [( e! R
current steering dac本身就是差分輸出,外接res以減小共模noise之干擾
7#
發表於 2009-1-8 18:01:14 | 只看該作者
請問一下 L 大 這種 Noise 在模擬上看的出來嗎?9 Z9 @7 e% R3 W6 r, t! `
因為我有掛 dummy 電阻 和 沒有掛模擬上似乎看不出差異
$ g4 v1 C$ T7 H此外,想請教輸出之電阻是掛在 PAD 之外的& \, J7 ?4 a1 l/ f5 d6 R7 H9 ?# f/ L
而為了不拉出額外的 PIN 腳,因此會將 dummy 電阻 做在 ic 內部" R/ ?' ^/ c5 b5 u/ s3 T
那麼勢必會有很嚴重的 mismatch8 H, I4 L2 J! e5 \" M
這樣加與不加的差別大嗎?
( Q1 k; I$ K. c: _' c* Y' q6 w3 T煩請 版大 與 L大 解感,謝謝
8#
發表於 2009-1-8 19:19:58 | 只看該作者
那個外掛的電阻不是dummy電阻,dac輸入全0時,差分輸出分別為0和i*r;全1輸入,輸出為i*r和07 q  S  @1 ~* ]1 U
一般都會在pad上外掛電阻方便調節輸出電壓大小,如果都做在内部要注意match和預留metal option
" Y# @, b3 Z. W開關諧波與noise耦合可以在FFT結果觀察,mos的noise需要做noise分析來看
9#
發表於 2009-1-9 16:09:29 | 只看該作者
我觉得这个作为load的电阻没有必要做在片内吧。3 m/ c* W; Y4 L, F  @: @
电流舵结构可以调节输出电流大小,比如在1mA—2mA范围内,而电流—电压的转换是用这个负载电阻来完成的。
8 E4 p5 I! v; k3 t输出电压需要多大,这要看DAC芯片的应用要求。
( ?( ~  z( t& q. I这个电阻做在片内,一则不好调节大小,二则可能process的偏差会使match变差。
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-12-30 03:44 AM , Processed in 0.157009 second(s), 17 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表