Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 4052|回復: 13
打印 上一主題 下一主題

[問題求助] PLL cover range question

[複製鏈接]
跳轉到指定樓層
1#
發表於 2008-12-4 13:02:13 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
I need to design a PLL which can cover 250M~1GHz according to different input reference clock." ~$ M7 g+ l) n8 S
One method is use two VCO, one cover 250~600MHz,another cover 500~1GHz (overlap 100M).7 s8 P. _4 w) z4 R! o
Another method is use one VCO.It can run at 500M~1GHz, then use a post divider at the $ N+ _1 h) u6 m. ?% {
output.I can use a control bit to control this post divider.6 C- l7 g, }8 c6 M6 n* J6 ~! `
In my point ,the second one is better. But why somebody prefer to use method one?
& C. @6 i2 T5 |- a! ~This PLL is used in LVDS tx.
4 R# w/ }4 M5 _  NThanks in advance.
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2008-12-11 15:28:16 | 只看該作者
我個人覺得兩種方法皆可達到
3 t5 B. d/ P( ~7 T' @4 W若是我的話,我也會用第二種方式的架構  H* s6 a0 D6 a# {0 r) ^
4 O. k7 i& Q0 K- v3 X7 u
不過,用第一種方法有一個好處是在VCO工作在較低frequency時,會比較省電
/ a( G1 A4 K- F而這是第二種架構所無法達到的5 X8 C# \6 `$ D- C: Q2 a
但缺點是一次需要兩個vco電路,很會佔面積
3#
發表於 2008-12-11 19:28:14 | 只看該作者
以前做频综也是用好几个vco的,似乎这样可以把每个vco的带宽做的小些
4#
發表於 2008-12-12 20:03:45 | 只看該作者
是喔?
, r' J$ V3 M5 Y- F可是我覺得第一個方法比較好耶...
( D# W* y' K$ y6 x  r( [* g第二個直接用除法器去接輸出,pn會不會變差??
4 l8 z) p. c6 z6 r- ?7 ]低頻震盪器功耗會很大嗎 我試過應該不會吧..../ A' o" B6 N$ r9 A/ ~; b1 [( a
如果要用除法器去兜 相當於再做一個vco的power  而且頻率也要做高....6 M# n. Y" c# b$ s% ~: i/ Y
. W$ @( R$ J/ e1 q6 o/ s
小弟我才疏學淺覺得應該第一個  QQ
5#
發表於 2008-12-14 14:41:09 | 只看該作者
我也是覺得第一個比較好 .
( y, D' R- e' B# o, q8 ]kv 大  PN 差
1 p; D& S0 Q0 p5 ^+ M0 g. Y第一個KV會小  PN好  只是要注意寄生問題
6#
發表於 2008-12-16 13:27:32 | 只看該作者
就以PLL本身的設計來說! D0 f  r5 v: d7 Z) [) h( b9 F
最難設計和考量的是VCO電路,因為VCO電路是產生jitter最顯著的電路,同時也是整個PLL電路中最耗電和最靈敏的地方
, w. g, Q% [% }9 L5 m# `故而,一般我自己在設計VCO電路時,會特別考量matching, VCO gain,和電流消耗等,因為這些都會影響到整個PLL的performance
2 \; M, _6 U* [$ v) C( ?而在整個PLL電路設計中,尚需考量到damping factor這項參數
. I+ A3 S) @8 P7 M# Z所以,假如在一個應用電路中需要用到兩個VCO電路時,設計的考量,面積和電路複雜度以及兩個VCO所產生的問題會變得比較複雜
4 t+ K, g* v3 c: e所以,若我負責這個設計,那我寧可在數位部份用多一些電路也不太想在PLL電路上用到兩個VCO電路,因為那會讓PLL變得很難設計
7#
發表於 2008-12-18 09:35:03 | 只看該作者
damping factor怎么得到?; p: C# [. @" Y0 ~
应该从环路传输函数中算的吧- N& ~/ a% e% M+ b
也就是说 要先把环路各个模块定了  比如lpf,再改的动得到一个阻尼系数
) O  u) t& X1 W7 D! J2 }5 F8 `$ l
我的问题是阻尼系数是不是都选0.707好呢? 会不会有些时候会改变最佳阻尼系数的选择呢?
8#
發表於 2008-12-18 22:27:46 | 只看該作者
在设计vco的时候 大家会让每一级的输出达到rail to rail么(好像很费电)?
9#
發表於 2008-12-19 09:47:23 | 只看該作者
dampling factor這個參數依據Razavi書中所寫是要大於0.707才算比較safe) D6 f; Z* e' a8 r# d7 g" X# G" I
故而,一般我們在設計PLL時都是以dampling factor要在所有工作電壓範圍,溫度變化,corner變化下都要能夠符合這個條件才算OK9 e8 N9 h) R' c& T' o6 ]5 D# d
所以在設計上,絕大部份都是先固定charge pump current,LPF的R-C值,後來再來決定VCO的gain,如果無法達到設計的要求,才會又回過頭來再重新訂定各個參數
. I- ~- }: C7 I: z0 l而順道一提,因為LPF的R-C值有一定的限制,故而一般都是建議改charge pump current與VCO gain這兩個參數
" g8 {4 |( Z* N5 D: a
7 V: P4 N" `- f6 v3 {; f( ^4 z2 ^& F! P最後,VCO本身的ring oscillator並不會設計成rail-to-rail: W! i* L! A. R% I# a% p7 o5 d
而是會在後面再接一個differential-to-singled-end電路把clock轉成rail-to-rail) U. @1 W/ j" l; k
這個和VCO本身的設計有關
8 k! i7 q9 E0 V所以,VCO電路本身是一個很靈敏且重要又很耗電的電路

評分

參與人數 1 +1 收起 理由
criffs + 1 你的認真回覆可能會幫助他人!

查看全部評分

10#
發表於 2008-12-19 22:16:23 | 只看該作者
finster大大 做过self biased 结构的pll么,与bandgap偏置结构的pll比哪个性能更好一些呢?
11#
發表於 2008-12-24 11:49:29 | 只看該作者
finster大大真的講的蠻好的, 看來真的是位PLL的高手, 不知有沒有大大對SSCG有較深的研究的??
& n3 ~3 ]0 N' Z9 }. d可以分享一下心得嗎??3Q~
12#
發表於 2008-12-31 00:43:26 | 只看該作者
就以自我偏壓和Bandgap reference circuit來說,兩者我都有設計過,兩者都有各自的優缺點
# a  s( S9 Z" f" d若這兩個電路運用到PLL上的話,如果你不在意area大小的話,那我會建議你用Bandgap refernece cirucit所產生出來的bias current or bias voltage,這是因為Bandgap reference circuit是一種不隨溫度,工作電壓變化而變化的電路,所以它的bias current or bias voltage會比較好,但缺點是所需的area相對會比自我偏壓大上許多,而自我偏壓跟Bandgap reference circuit相比較易受溫度影響而不受工作電壓影響,這點是它比不上Bandgap reference circuit,但在area上卻比Bandgap reference circuit少上很多+ G2 Q8 o, i- V' z% r+ l2 W
所以,若是業界,我就選自我偏壓電路
6 d& t+ Y) a9 Y9 J. X- A) }
; h) e2 U5 ^) L0 F: ^! o至於SSCG
( h; D! a4 D- \* @) m) T5 f- B我略有研究,因為工作需要,所以有花點時間研讀這方面的paper
- R( _6 d$ f4 f這種電路在PLL的應用上並不多,變化上大部份只局限在post-divider或者charge pump and LPF這兩個地方
, ^/ m' ]+ M; _) W' q& `; a7 }這類的paper在IEEE上大概不會超過十篇吧,若你有興趣,研讀個一兩篇大概就可以知道它的變化有限,較難有突破的地方
9 B! {9 |7 Q; b  H論壇上有幾帖在討論SSCG的,你可以尋找一下
13#
發表於 2009-3-5 03:48:32 | 只看該作者

回復 12# 的帖子

弱问一下大大
' V8 E5 O" G0 g+ oSSCG是啥东东呢?5 \: A9 @& |5 J  q6 n
谢谢大大!
14#
 樓主| 發表於 2009-4-1 23:32:38 | 只看該作者
原帖由 frankiejiang 於 2009-3-5 03:48 AM 發表 2 }! c5 \; I7 k3 L* x! K# Q
弱问一下大大0 {1 M, s" D* v, ?- o
SSCG是啥东东呢?3 Z9 o/ _: M+ m, l0 U; V. e$ `
谢谢大大!
' s1 G% |5 |  J" B

2 q; ^3 Z8 C  g8 S# L0 S  C4 o% s! fSSCG = spread spectrum clock generator- i- X2 I; A8 w5 D! x# T( P
从时域上来讲就是在时钟中加入可控的周期性jitter,从频域上来讲就是降低时钟在基频处的幅度,使时钟的EMI减少。
/ P# M7 O* u* F& B4 K  q% t, G+ I实现SSC的方法有两种,一种是digital方法,类似于fraction N,加一个DSM来调制Divide- o0 T, \/ `; A3 j1 g2 h9 s
还有analog的方法,调制vco的控制电压。两种方法各有利弊" J) X" e$ y% {- I% L/ x: Z
一般digital方法能够实现到比较精确的spread spectrum,但是比较复杂
- K1 ?4 X; s1 V0 Aanalog方法一般都不能实现很精确,但比较简单。
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-11-16 10:59 AM , Processed in 0.168009 second(s), 21 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表