Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 5032|回復: 2
打印 上一主題 下一主題

[問題求助] buck设计中如何实现LDO模式?

[複製鏈接]
跳轉到指定樓層
1#
發表於 2008-9-7 20:09:15 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
3Chipcoin
对于一个降压dc-dc,正常工作模式为WM,但当输入电源电压从较高值逐渐减小到接近甚至低于输出电压值时,占空比需要达到100%,也就是进入LDO模式,以最大化其驱动能力。请问如何实现这一点?请前辈不吝赐教。
& k& \: [9 D1 @# t* i2 ^" }7 q: ?5 p

0 b: L8 l; _) }0 G5 H* Q" t7 J5 B) f& d  a. ~. Y# L
以下是 LDO 的相關討論:$ m; a7 D- y- X4 U* d' J0 J& [
Low Drop-Out Voltage Regulators & C* @& H8 l5 g
Rincon-Mora 《Analog IC Design with LDOs》 : Q. F$ F% T. i6 A8 N: x
PMOS Low_Dropout Voltage Regulator Introduction ! W$ A3 h1 Y( g4 l5 i( F
LCD Driver 設計術語簡介[Chip123月刊資料]: ^/ L( @) r- U9 O: l" H0 `
The evolution of voltage regulators with focus on LDO[NS講義]1 l- y' s3 a% ^3 B7 t
Design of High-Performance Voltage Regulators6 X. ^: T9 j/ _9 v7 E9 {+ ?
?教有?LDO的??
" d( G2 L3 |' N4 u) ^- _8 ALDO DC-DC分壓電阻的疑問(等比例的差異!?)# ?4 t$ L2 F0 k3 n1 m* G7 L
LDO??% O' g3 Z# E8 L, R  w) j
高?LDO ????!
2 W7 f# C. R, U- i6 e; x

0 |1 {! C: ?6 F8 M" Y* X3 r. P: @' ]/ t9 x9 X$ W7 a
[ 本帖最後由 sjhor 於 2009-5-15 06:52 PM 編輯 ]

分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
 樓主| 發表於 2008-9-7 20:11:09 | 只看該作者
其实实现方式应该就是switch全开,也就是100%,只是我不明白如何检测,检测到什么信号后将进入这种模式?请多指教
回復

使用道具 舉報

3#
發表於 2008-9-9 22:32:53 | 只看該作者
1. 如果你設計的Buck是可以開100% duty的話, M4 I2 V- I- l2 P9 f0 }
    根本不用檢測, 因為switch自動會全開1 N4 ~7 K+ T0 G! h6 j  k! U- H
2. 這樣子輸入電壓會經過電感才到輸出, No Good! N# B5 n5 N) M, m3 E3 e
3. 可以用看FB, FB一直不夠的話就切到LDO mode
1 P- M( k4 q, f2 F9 a; w- o( K4. 此討論比較適合"電源管理討論區"
回復

使用道具 舉報

您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2025-2-24 12:33 AM , Processed in 0.162010 second(s), 16 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表