Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 3662|回復: 0
打印 上一主題 下一主題

[問題求助] 求助SDM的OP

  [複製鏈接]
跳轉到指定樓層
1#
發表於 2008-5-14 18:29:46 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
小弟目前在做SDM1 A: Z& @  l2 F, D. |* `( y. @* R+ ]
一開始本來就在做OP<單端輸出無緩衝>(就是二輸入一輸出的那種)" n- z2 u7 Q6 `6 c" n. H' ]

3 V; h0 ], v& R" X/ d' H到後來才發現大家在做SDM的OP時,都是用完全差動摺式疊接或疊接式的放大器(我也不太懂這種跟單端輸出無緩衝的OP差在什麼地方)+ Y! p: s0 e2 Y9 ]3 e: d
好像只差在自我補償,gain,良好的輸入共模範圍
+ \8 j! }3 o8 H8 @, S, X那後來我打算重做修改的時
( {4 j( a  Y, E& ]6 H7 U% F# C; q* I$ j
發現了Allen的CMOS類比電路設計(中文p338~p339)+ D( K! X4 g1 ^( Z9 Y5 N" G
表6.5-3跟範例6.5-3好像是不同的東西
9 E& C# q0 k0 J! w6 ~例如VSD VDS的算法就很怪
  f7 V) b5 E8 u0 ^" rsize的算法有的是*8有的卻*2

! }; m) a7 S" E% Q6 V. K& i那我如果input sin wave是沒有含直流的成分的話,那變成我的最大輸入共模電壓和最小輸入共模電壓是否就是0了
4 v; \5 V! K" L' F' u2 Q& X3 o& L% A* {
PS:超多問題) j% C' n# T& `& C, Q% t/ ?7 T
7 O) ^, h9 d+ Z" @9 T  A
而且圖6.5-7的VB加上去了之後怎麼跟當初圖6.5-1的浮動電壓VBIAS的做法是不同的
5 n( [' @% a9 D* b  F
" D. y1 {. D4 X7 G' ]進而到後面如果要差動輸出的時(摺疊-串接式運算放大器),<圖7.3-5>
. U) V0 F# J, i8 {  _, I要如何把6.5-7的圖轉換到圖7.3-5,然後再轉換到圖7.3-7, N7 J+ [% r% B
做2級式的差動輸出摺疊-串接式運算放大器
) r3 Z* F5 q: [) S* i$ f

6 F; x, \1 Z7 _6 L# `  D5 s在這轉換上真的不是很懂
2 L4 ~* ]# U, I, V' E0 |3 ]' e' Y4 E8 ?7 N/ j
只是當務之急-連圖6.5-7的電路都design不出來~希望各位先進提供一些意見給小弟我
2 _7 \# L! @& o
% r% x# k" l' S, _" H那我也想找詢有人在做SDM是SC架構的人,可以一起討論的, Y8 p+ m1 R" n& P: R
謝謝1 O" Z) f4 P# S9 o% ?+ [" e
& ~0 T( \& s2 [1 k$ N
有的話就可以連絡一下7 F8 k) k/ D4 v0 ^9 g: Q# l/ [- J

5 j8 @: J: m# C( n" h" ?非常感謝各位看完我的問題~希望各位給我一些意見
* K/ O" p% S1 s6 S$ r1 Y不吝分享
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂23 踩 分享分享
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2025-1-6 07:11 PM , Processed in 0.159009 second(s), 17 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表