Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 4558|回復: 5
打印 上一主題 下一主題

[問題求助] 如何設計CML D F.F

[複製鏈接]
跳轉到指定樓層
1#
發表於 2008-4-6 23:51:42 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
Hi,各位好:
$ U; G4 N) f. @( X4 S  因為我是類比界的新手,對電路分析不熟,當有一個電路在手上時,也不知道要如何開始,所以請各位幫忙,附圖是一個CML D F.F,請問要如何開始計算每一個MOS的width和length,又何處有CML電路的設計說明,謝謝。

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2008-4-9 13:05:36 | 只看該作者
一般來說,若是數位邏輯電路,PMOS和NMOS的length我都是取最小值,然後PMOS的Width會是NMOS的兩倍
* f! ?3 E* }" Z5 M5 c8 O5 B按照這個比例原則給所有的MOS,然後再去作模擬" A7 j) A  A0 M+ C; z, r0 S9 ?
另外,若是PMOS或者NMOS串接,其中Width要跟著大兩倍
* [  b: ?: _: Q接著再依照模擬出來的結果(function time delay)去微調MOS的size5 ^$ L7 X! g. Q
我以前作standard library基本上大致上是用這個原則來設計的+ L6 S; U4 P% n, u' c/ t1 L

) T8 P8 U, a9 q4 V! F7 q) Z若如果是作analog circuit design,如Bandgap reference, OP Amp, bias voltage generator circuit等,上述的原則就不太適用了
3#
 樓主| 發表於 2008-4-9 14:39:32 | 只看該作者
謝謝 finster的回答,看起來設計數位電路有一個基本法則,只是我提出的電路是analog circuit design的一部分,可能無法用數位設計的方法,不過我會試一下。
4#
發表於 2008-4-10 10:15:26 | 只看該作者
在此補充一下* Y: l" d  Z2 n9 S& Q
基本上,所有的數位電路如AND,NAND,NOR,D-FF....等,其實都算是analog circuit design的一部份,只不過它們的input signal是0~vdd, output signal也是0~vdd,因為準位很明確,所以PMOS/NMOS的size就很好決定,需要微調的部份只在於timing delay的因果,所以我以前作standard library時,是以analog circuit design來作基本的數位電路元件+ P; {+ k  }0 M" o9 v* i
而像你貼上來的CML D-FF,其實也算是基本的數位電路,除非它的input and output signal準位己不是0或者vdd
; u. Q4 N( G% g0 }1 l' i像bandgap reference circuit, op amp, bias voltage generator等電路,因為它們是要提供一個類比電壓或者作一些信號放大,所以在設計上較難純用PMOS:NMOS=2:1的原則來設計,尤其為了performance的考量,PMOS和NMOS的size會有不同的組合變化,而這也是為什麼analog circuit design雖然電路不大,但卻不好設計的主因之一
5#
 樓主| 發表於 2008-4-10 14:43:36 | 只看該作者
analog circuit design真是我的罩門,研究好幾年還是不得其門而入,上無人下也無人,都是一個人在蝦做,所以很感謝Finster的回應。
5 k, w( x2 W& N" T0 ?7 n) C: s這個電路是低電壓版的current mode D F.F(某本書說的),據微電子學那本書說ECL電路的兩態輸出都是接近VDD(也就是高電位為VDD而低電位為VDD - I * R),這個I與R是我的問題之一,因我不知I需要多少,而R應該是由M7與M8來實現,我也不知需要多少(size需要如何調)?
" K- C1 w8 f3 B2 u0 E9 }: m/ Q0 G另外聽說M5與M6是正回受,為何是正回受,公式要如何導?( v# F1 R: [3 ~. X1 ^) \
總之,gate level我在行,down到mos level我就頭痛。
6#
發表於 2008-4-11 14:17:12 | 只看該作者
基本上我認為你的附圖應該是一個latch
) T4 L2 G; Y2 ?3 n  p4 g當clk為HIGH時 M1.M3.M4 會開啟工作而 M5.M6.M9 會關閉
2 N6 }% g+ s: W' q此時此電路是在做SAMPLE D 的動作 反之clk為LOW時# m, a$ Q7 \4 C
M5.M6.M9會開啟工作而  M1.M3.M4會關閉 此時電路為LATCH
5 T8 X# ?* D3 X6 o也就是你所提的正回授  功能是把資料D 鎖住保存
8 n2 x3 v2 [- Z* V- w0 _: o; }所以從功能來看應該是LEVEL TRIG 不是EDGE TRIG 所以應該串兩級才構成DFF
% x: ^$ J/ R' P. e2 I2 k此外就我知道的電流跟電阻的比例主要是考量電路想消耗的靜態電流(POWER),
; U- o* R# E" j. ~7 [8 a電路的速度(RC delay),和輸出的swing來做綜合性考量設計  供您參考 互相交流  謝謝
6 U4 S4 T  E( j/ w' ]4 x% m5 {. l. ?8 X
[ 本帖最後由 you0921 於 2008-4-11 02:18 PM 編輯 ]
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-9-19 10:10 AM , Processed in 0.171009 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表