Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 9701|回復: 5
打印 上一主題 下一主題

[問題求助] 請問一下DAC裡面OP問題?

  [複製鏈接]
跳轉到指定樓層
1#
發表於 2011-7-28 12:13:10 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
本帖最後由 s7923023 於 2011-7-28 12:17 PM 編輯 * q" @3 A! S. Y4 r4 f7 C- W
0 Q+ z. e$ E2 a0 C$ `
因為日前在學校學習R-2R DAC構造,因為DAC出來的階梯波是由電阻和電流分壓出來的,那為何需要後面那顆OP呢?0 g9 ?" _/ b: ~2 h& }7 b+ l

, G- f- G) l. N9 i我使用HSPICE跑過模擬他輸出那端差別只有準位上升,看課本寫0000為0V,不過跑模擬時輸出端變成66mv (四位元5V)
" J2 V" O1 L1 ?! l, m7 A
7 j# u; G- s8 u  n( s4 f* |/ z所以很納悶的未何要加上這顆OP呢?& }, r) J* b9 r

! K% {4 U8 q# I另外這顆OP他追求的是增益還是甚麼其他效益呢?

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂1 踩 分享分享
2#
發表於 2011-7-28 14:23:01 | 只看該作者
建議你如果對OP有所疑惑的話,你可以在不掛任何負載並且把OP拿掉看看.........
# v: p! i5 C4 h' w4 s4 H
! _- x- J+ |9 T3 f( ]  J# y# f觀察一下你會有什麼樣的輸出結果..............., @8 Y& M* E+ Z- k! ~' E5 }; T
) C  _: v0 L: W% q; A6 v
至於你目前模擬的現象看來是OP的充放電時間還不太夠........
, |* K0 [, e2 {% C  m4 {( V/ H
- a$ ?5 f$ O& P& c6 t2 K9 X& s! m你可以把資料轉換的速度再放慢個十倍來模擬看看~~~~並且觀察一下OP輸出settle的狀況.....
3#
 樓主| 發表於 2011-7-28 15:09:02 | 只看該作者
本帖最後由 s7923023 於 2011-7-28 03:15 PM 編輯
6 z; Q4 t* {; T" |  p0 J
2 t' A! @$ s* e( ~4 x1 e回復 2# lchuang
! I- L. E2 X4 j7 n! f
: X) d$ A! Y5 d: B$ E! K6 E( m3 ?5 Z. V- s! h& ~! W

/ ~4 s( u, ]2 C- n; ~: P, Z2 R5 M, G* n7 f
把op和負載拿掉的波形
. P0 }; o9 M+ z: ?  ~% K3 P2 j! r+ j/ i) a2 `  P) K0 v3 {& p

, s# M; v! D9 I- c1 ?) x6 |8 K% A; B
把負載拿掉後的波形
1 @! j6 s/ q; F# R! F) I
* a- u' O$ X0 y1 e# [因為以前做電子實習時,沒注意到他0000的時候準位會不為零,(當時想說有波形就好一v一)# z% s9 s& ^- A: l, G; Q& x* l
結果用spice跑得時候,發現0000的時候還是會有電流流過,不過比較納悶的是op再這個dac裡面的功能是甚麼?. M. I( @  c: q7 q& V5 @
因為未掛上op時,和掛上op時只是差個準位而已!

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
4#
發表於 2011-7-28 15:48:42 | 只看該作者
簡單來說一下主動與被動元件~~~~~7 F( E3 x, W( |) s- w0 i* ]; z& A
9 p& Z* @% M# Z3 d$ S% t
被動元件:如電阻、電容and電感.....etc,單就一個電阻迴路來說,你可以讓電阻比值設計出你所要的電壓,
" W( u' S! c4 w! C- w' b: U: |7 }
' E/ t* I7 p' I但是問題就在於所謂的"負載效應"。PS:你可以去了解一下何謂負載效應~~~~~3 ~& d! G" N8 @$ Q) d- O1 ^
8 |, t; N0 A/ J1 Q
主動元件:簡單來說就是可藉由一個控制端(MOS的Gate or BJT的Base.....etc)來調整輸出電流~~~~% i' P8 o5 N) y7 ?8 C- }: H$ P: u

/ f) D1 S( C4 e( s2 e/ p' e依照一個固定W/L的MOS的線性操作區間(ex.When G=1V,那麼Vds有所謂的電壓輸出區間)~~~~~8 Y0 l2 J+ N( e

6 \# V' {, j3 S( W# d. n至於你所謂的OP其實就是一種放大電路,一般電壓in電流out的OP所俱備的特性你可以藉由一個/ P  ^) U5 C8 _! J0 r

3 x& H# e: D9 {- {) p2 M"理想電壓、電流源"觀念去推出OP輸入電阻越大越好,而OP輸出電阻也該越小越好~~~~~! U* b0 P. r  u' v; d# e; z, X3 K6 F
: t9 X) q  U% ^
至於你加入OP後的模擬為何會出現0000不是零伏的現象,7 S* X' u# L1 e

! Z1 [; Q5 n& u& }應該就是OP本身有一些MOS並沒有在飽和區操作所產生的現象,
7 L$ {+ q# n+ g6 }
! w( [% D& i' `, Q只是不曉得你現在是否有開始學習積體電路設計相關知識,不然這些要解釋清楚真的很費工....^^"
5#
 樓主| 發表於 2011-7-28 16:43:06 | 只看該作者
回復 4# lchuang
, g& o5 T- S$ N; P. v
, I) j3 d' g1 U6 o: }謝謝>"<  
1 g4 c- b+ O6 @/ C1 L
5 _8 b+ p7 W2 |: h* t, B書讀的太少,學電路設計的真的要看很多書!!
6#
發表於 2011-8-5 17:45:21 | 只看該作者
請問~OPA的輸入是PMOS or NMOS  另外OPA是接成unity-gain buffer嗎  
' I# P+ D2 |4 s負載是單純電容?  有去算過OPA能推出多少電流???  ! H) Y, i! C- P9 M7 |! T% R# u& P
R-2R DAC輸出經過OPA位準有改變應該是OPA本身的systematic offset 影響通常不會很大吧~尤其是只有四bit
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-11-16 06:47 AM , Processed in 0.159009 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表