Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 12586|回復: 7
打印 上一主題 下一主題

[問題求助] 请教几道analog面试题

  [複製鏈接]
跳轉到指定樓層
1#
發表於 2009-9-23 10:00:25 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
都是些纯技术的问题,关于op-amp的。
3 D/ F. v: J+ A" u8 z4 ]6 |: @1 H2 H# ~- t  h/ H, P
1. 比较三种结构:a. 2-stage op-amp (active load, class-A output stage); b.
% C, f2 ~, v. \" i" l' k$ Xtelescopic op-amp; 3. folded-cascode op-amp。3者各有什么优缺点。
# c- Y( N+ b* q( y& S7 |/ B: F# e( A) b! G9 I& I$ Z) z2 j
2. 设计普通的2-stage op-amp,是第一级还是第二级的gain比较的大?为什么?
! J+ B$ D- _7 {$ }' O1 A. N7 C
& j3 E) h, P3 `! c* S* A$ W3 m3. 普通的2-stage op-amp,如果没有任何freq compensation,那么那个是dominant   A6 ~# x' W7 \$ j( ^. h6 h
pole?哪个是secondary pole。请解释为什么会是这样(就是说,你要是说第一级输出
9 V- ~; q" p9 v0 {* A% s& ?5 Q是dominant,那么好,解释一下为什么它是dominant;反之亦然。)
5 F/ D7 p( e, M8 w; j6 f2 Z8 v# G4 F, d* e0 l
4. Miller compensation一般是怎么work的?通过Miller compensation,原先的8 f4 V& @' p" ?( S
dominant pole现在怎么样?secondary pole现在怎么样?为什么会出现这样的情况(
* W7 q, j( h9 s% J3 o" S5 v" m我们都知道Miller是pole splitting,让低频的pole更低,让高频率的更高。你要回答. k7 Q) a: q* W. `; R; y
的是为什么会这样?不是单单从公式的角度)?
1 i5 }+ t) u4 q0 I6 J+ ?  W6 w/ x" Q4 l4 I1 ]  g
5. Noise,对于一个input pair来说,是PMOS or NMOS 的noise更好,请解释主要是什3 v2 Q. ]! N; K$ r0 S1 v
么东西引起的。如果降低noise,gm需要减少还是增加?0 E1 `# k& Y5 n) {& w
; h9 {6 G7 i% w& E' m- C2 U, `
6. offset,对于一个普通的2-stage op-amp,有哪些offset (input diff pair,0 k2 `. V  G. J
output of the 1st stage, etc),在这些offset中,哪些是有major影响的,它们各自7 p4 |' c, ~" ?) d& `5 i+ M) [5 h$ u
的影响分别是什么?# B0 W9 z2 `2 h. H4 ~
1 {( t& u+ `1 j; a; E6 Z# v' Q
期待牛人的详细解答。。。
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂21 踩 分享分享
2#
發表於 2009-9-23 13:06:04 | 只看該作者
1.請看Razavi的書 P.314
+ C. a3 T# p; v8 q; Z% N) w8 m. L% ^( ^$ {4 k1 U' x
2.通常是第一級,這樣input-referred noise 較低。
8 K; i) t+ L2 E" C! [) T: H" i0 D. t7 ]2 Z# {9 m
5.PMOS可壓低 flicker noise,但是60nm以下差別越來越小。gm當然是大好,理由同2。2 a1 ]* d. _0 O9 S7 M1 c" V8 K
1 G( H0 [3 h$ X6 W, s& a, O
其他忘了,請各位高手解答!
3#
發表於 2009-9-23 13:31:01 | 只看該作者
offset主要區分成二種- [$ Q1 j- r. c4 k6 p1 b
一種是Vt的offset,另外一種則是current mirror or current source offset) d- V! ^/ {1 C! J  @4 T9 v
Vt的offset主要的影響來源來自第一級的differential input stage,這個offset主要來自製程廠的因素所造成,這個offset絕大部份的評估是以製程廠所提供的技術來決定這個Vt的offset值為多大,一般而言,面積愈大,Vt的offset會愈小,PMOS的Vt offset比NMOS的Vt offset要來的大,若要消除這個offset,可以從input stage size著手改善,或者可以從layout手法與對稱的方式來改善5 a3 ~4 B8 d$ f, d/ }; V+ A
第二種current mirror or current source offset大都是講第二級的部份,形成的原因乃是因為current mirror並非理想而造成的offset
8 H; Q: g. t! d0 r這兩種offset以Vt的offset影響較嚴重,也較難解,因為area會直接決定Vt offset,而current mirror or current source offset的等級跟Vt offset比較起來小很多,一般來說都是先考慮Vt的offset,若有其他餘力或者area,再來解current mirror or current source offset
4#
發表於 2009-9-23 18:31:18 | 只看該作者
小弟也來提供點淺見:! Q! j" r; }, @9 r6 C5 M

0 r7 d( v* A; z4 R. l6 a1 k3 w第三個問題 :8 N# ?. R" ]/ C  u/ X( ~5 d
      two stage OP在沒頻率補償的情況下,dominant pole應該是落在- k+ Q% }5 i) E1 t
       輸出端,而secondary pole是落在第一及輸出端,因第一級的OP較大
& Z! \7 i5 D* l" `" F       C應該是current mirror 的active load裡的mirror pole,但此$ U) K0 s2 V1 R" F& [; D; A
       點看到的R卻比較小,約為1/gm, 而第一級輸出阻抗可以提供大的R但卻0 W- t: L; _2 k7 f. O& g, A1 w
       僅MOS的寄生電容來提供極點的C,所以第一級都是大R配小C,或小R配大C- f4 H9 }2 |' B, z9 R6 p+ d
      而輸出點通常看到的loading C會比較大,且第二級也可提供夠大的輸出
( ~1 d5 Z, h9 l1 f       阻抗,所以在沒頻率補償的情況下,主極點會落在輸出點,次級點,落在第一8 k/ |4 K% i+ s# X
       的輸出點
5#
發表於 2009-9-23 19:28:15 | 只看該作者
請問樓上的前輩 3 E  r( K3 S- v. M1 A/ ^! N
何謂mirror pole呀?!  是current mirror造成的是吧!?0 G5 c6 r/ V5 |4 i4 `1 h' s
而這裡我記得會有所謂frequency doublet現象是吧?!     , D( S" M, Q5 d  G; I/ t7 w* A
第一級是大R(應該是指Rds並聯吧?!)配小C ,  m& w0 I/ J1 ~1 d* m' v9 E' ~0 V
小R配大C 是怎麼來的呀?!
; h$ _* ~! x8 l" [- \! l* l7 N. r謝謝大家的回答^^
6#
發表於 2009-9-24 18:40:32 | 只看該作者
第一級diode connection 那顆MOS上的寄生C較大( @. b+ ^* f( r" w3 w
但此極點看到的R為diode connnection的MOS所貢獻! C  @: |* ?6 s9 p# B
約為1/gm比第一級輸出阻抗小,所以第一級中的pole在$ ^" Y. {1 i/ g$ [2 O  z9 y
無頻率補償的條件下,極點落在較高頻率形成非主極點
7#
發表於 2009-9-30 13:13:39 | 只看該作者

第三题的一些看法!

两级运放的主极点应该在第一级的输出端,次极点应该在输出端!1 _9 L+ b7 h- b" Y: l& h  k9 ^
   一般的两级运放的第一级主要实现增益放大,第二级主要实现输出较大的幅度和一定的增益,对于具有较高的增益的第一级来说,输出的阻抗是十分的大的,并且输出点的电容就是第一级的输入电容以及本级的电容的加和,该电容也是十分的大的,由此导致该输出级的极点时十分的小;对于第二级的输出电阻,由于该级的重要的目标是在一定的增益的基础上,获得极大的输出摆幅,因此输出电阻相对来说较第一级较小,第二级的负载电容也是较大的,由此导致输出的极点也是十分的小的。
1 E0 ^/ S0 c2 U   一般来说第一级的极点相对来说要比第二级的极点较小!6 J) j/ ~: D9 T: ]' l9 u
# i! l1 p& o, T, J# ]
   请多多指教!
8#
發表於 2009-9-30 13:29:32 | 只看該作者
第三题解释清楚R,C的相对大小即可,就能看出你对电路的理解程度了!
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2025-1-6 07:40 PM , Processed in 0.159009 second(s), 17 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表