|
大家好:
, m3 d6 _3 @, r- m+ T
. \2 Z2 V( F! D+ U$ {5 L* ? 小弟的專題需要用到FPGA來實現+ G/ [1 s4 I- a8 o
0 ?- e. g0 ?( ?1 B4 ~% Y4 a
依據我們目前的設計 clk工作頻率希望可以有400MHZ以上 6 I; U' L; l% s- E+ [; A, {6 p
+ O$ ?8 C- r3 }2 ~! l; B; ]4 ~+ g
而且我們的input data rate為2.5Gbs 然後要用1 to 8 (or higher) serial to parallel converter將其轉成parallel處理; g. \; c% M5 u7 h5 R' ?
\* ~; o9 L ` r# F) U 不知Xilinx or Altera 高階 FPGA 有無相關的develop kit 可以支援到這麼高速的IO嗎? (預算問題不考慮)
. z0 N8 O5 A- Y
( u. B. J3 j5 Z* m% J9 k 且其內建的PLL可否支援2.5Ghz的external clk input(我們需要用來產生一個300多MHZ的clk供內部使用)
5 W& e. f" q# H* s$ j
* U0 t! r G* ^7 J, g. M 如果不行的話 是否要自行買IC(副板?) 來製作 高速serial to parallel converter? 及 PLL 有板友有相關經驗嗎?
/ c: }1 W$ ~. R4 a. X; g; i+ w! r& a) C9 F
# h: @4 p8 M6 X, P8 X k7 ~
抱歉因為之前沒接觸過FPGA 問題可能有點多 還請各位板友多幫忙了 謝謝! |
|