想請教各位前輩& i1 _! }2 l m( w5 O# [
在 DAC 之中 Glitch Energy 這個效能參數的意義 0 \6 y6 |# I& r2 q每個人的 DAC 電路中基本上都會有 de-glitch latch 的 subckt $ H* F( V7 W7 v; N! |% C$ \例如說 switch 的交點 要上交叉(for NMOS) or 下交叉 (for PMOS) 5 e; z8 ^" c0 U! [
此目的都是為了 避免 glitch 的影響 / Y) B6 _5 t# r Q但,若就非高速操作的情形之下 # \6 ]" C9 ~( t' o& u! F在sample data 的時間內,若可達到穩定值 or 小於 0.5lsb3 G3 c. n( ?9 L3 Y) O. `! C5 ~
那 glitch 的大小是否就可以不去考慮了?) _1 R; Z5 v* J3 ]+ E; z
是否只要以 settling time 為依歸即可, glitch energy 參考就好了4 b3 i7 X0 O' [# f2 B# U& _
1 F' n. X( Y$ v8 ?& w+ p此外, glitch energy 的計算方法是在 error band 上下的面積互消9 a" v5 E8 v s
如此加減,有可能得到一個小的 glitch energy ' y8 y y( ?# B& H) K
但是輸出訊號仍極不穩定 5 _; I$ w8 X$ }+ ?! o那這樣的定義又是為何?3 m( N7 {6 D# z- t$ @7 A6 Y
0 j1 [6 L+ u! K& t- `8 G看到有人說 glitch的大小會影響到 SFDR / @3 F1 s" t9 o0 m; J$ \' ?- r
我認為一樣是和 settling time 有關 # e F7 v% H# Q$ x7 y在穩態時間內,若無法達到穩定值! x: z$ u) |9 A7 I; P) T" W
那麼就會變成頻域上的 harmonic tone 9 k$ c3 g; K5 w" B是否是如此解釋呢? # `/ U% g" G& B {8 F0 x8 V: ~3 t/ v5 V " s. [' b- _' L由於書上看到的解釋不甚了解2 V0 d/ M r/ H5 o* A
所以請各位前輩指點,謝謝!