Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 9809|回復: 9
打印 上一主題 下一主題

[問題求助] Sigma-Delta ADC 架構

  [複製鏈接]
跳轉到指定樓層
1#
發表於 2009-4-29 13:27:24 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
大家好,
8 d4 Y& ~5 x$ D/ o+ J如果要使用于低頻輸入的Sigma-Delta ADC,
) X3 N; ~5 |+ c& }$ R( H4 l我使用架構是single loop,9 u3 d* Z; [3 ]$ e* [) m4 |% u  c/ r: y" H
但是分為7 E& m2 w3 E0 F# i1 `
CIFB(cascaded integrators with feedback)、: }( r. G0 L' }# a/ s: P+ q
CIFF(cascaded integrators with feedforward)+ t3 O1 p; ^3 c! \" p
以及 MASH,) ~  |$ e8 {! B: i3 y7 g
哪一種架構比較適合於低頻輸入使用?, G3 v9 c/ n6 q
它們有什麼優缺點,0 Y4 W1 J" i8 [. h; }
謝謝大家
. _* C. [# C1 t  a1 e2 d
! a* ^0 \) u. f# w0 d6 Z0 F8 b[ 本帖最後由 kuohsi 於 2009-4-29 01:33 PM 編輯 ]
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂131 踩 分享分享
2#
發表於 2009-4-29 14:52:58 | 只看該作者
CIFB(cascaded integrators with feedback)與CIFF(cascaded integrators with feedforward)區別:
$ `1 E8 U& }. W前者是最基礎的架構,後者較前者每級輸出幅值低,即對OTA output range要求低;
: B) P* O0 J3 K' V5 R' V- b: [MASH:主要用於OSR較低的多位DAC結構中,低頻一般不會用。
3 D5 c! M% H0 O& L1 ?  s建議用1-bit CIFF結構
3#
 樓主| 發表於 2009-4-29 17:10:43 | 只看該作者
你好,請問是否使用CIFF架構時,distortion會比較低?
. ]% }# V' H9 @0 r5 W) d! Y還有是否CIFF架構容易輸出飽和?
. k0 y. G. i  C  H1 ]' G為什麼MASH主要用於OSR較低的結構?
- o+ N8 @1 m7 _; G$ d6 x6 z7 x謝謝!
$ f, V# k* X1 D$ Q0 j# W/ t! \/ l# a. a3 U! Z/ \; R9 m8 e8 Z. M
[ 本帖最後由 kuohsi 於 2009-4-29 05:18 PM 編輯 ]
4#
發表於 2009-7-17 18:11:59 | 只看該作者
MASH主要是提高穩定度, 一般要提高SNR無非是提高OSR, 不然就是提高SDM的階數, 既然OSR不能高, 那就只能modulator的階數弄高, 階數一高穩定度就一定要考慮了, 不然SDM發散就不好玩了.

評分

參與人數 1 +3 收起 理由
kuohsi + 3 感謝大大不吝支持,大家才有更好知識!!

查看全部評分

5#
發表於 2009-7-17 18:14:08 | 只看該作者
另外, 提高quantizer bit數也可以提高SNR, 但是就是要注意DAC電容mismatch的問題.
6#
發表於 2009-11-25 11:44:23 | 只看該作者
謝謝大大的分享~知識因分享而壯大!
7#
發表於 2010-4-22 08:39:28 | 只看該作者
請問一下8 D3 w" E$ l( v8 S  b# w
有MASH架構的一些範例可以參考嗎?
8#
發表於 2010-5-19 23:42:57 | 只看該作者
本帖最後由 glavine 於 2010-5-19 11:47 PM 編輯 4 v& o5 a! t- \; `) L6 k

2 e; a# ?( l1 ^MASH又叫做multi-loop,是有別於一樓的single loop, MASH一般用2-1,2-2,2-1-1都有人用~~主要的問題是類比數位filter的係數沒有辦法完全匹配( G  c' b) _2 c5 Z; [
尤其在CT-DSM中,係數是用RC乘積組成...R的variation太大了........需要校正他..
" m: C1 V+ r6 l- R3 R) V( K! r& r' d4 A9 b8 y/ A
CIFF主要是讓積分器的輸出swing變小...這樣在low voltage下op較好設計,
0 {9 O6 a) }9 I而且只需要一個回受的DAC
6 x  Y" S5 E& z7 l9 D基本上在積分器裡面跑的可以說是error signal,ff的架構要注意STF的gain不要在有些頻率有peak' R# o7 j# X- B" P1 ^  I4 p0 o; t
這樣會放大不要的訊號.....CIFB不會有這個問題,可是每級的swing都要較大,而且每級需要回受的DAC
9#
發表於 2023-7-23 05:14:50 | 只看該作者
Really an excellent post!!!
, @5 Y7 Q9 @. P6 i3 r3 J7 G% ~Good tutorials.
10#
發表於 2023-7-23 05:15:33 | 只看該作者
Really an excellent post!!!
9 o- R7 I  c/ Q$ v3 E; l; Y) KGood tutorials.
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-7-1 01:03 AM , Processed in 0.125016 second(s), 21 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表