Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 9940|回復: 12
打印 上一主題 下一主題

[問題求助] charge pump 鎖相環電路LPF參數如何確定?

  [複製鏈接]
跳轉到指定樓層
1#
發表於 2007-10-29 20:35:17 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
我在設計一個charge pump 鎖相環電路,已經流片一次了。LPF電容采用外接。現在需要將LPF 電容改版,放在chip里面。現在遇到了一些問題,希望朋友們能幫助我下下。1 S7 t6 ~/ B5 j  n# \2 D" J
% \$ J) S9 j2 R
基本情況如下:
; M4 T. Z; l  ?" Z" E$ f( d' z1)0.35um的CMOS工艺) v" {; k$ U5 b' f1 o, q
2) LPF是三阶的傳統結構,电容采用PIP电容,由于面积的限制,总的C的大小大概为1nF。
7 |6 s* c8 Q4 ^% S3) PLL的输入频率范围可以是6-160MHz之间变化的,输出频率范围是在96-400MHz范围变化的。% z7 o: J+ k; A) P8 i% k
4) VCO的输出有个分频模块,在環路內可以 實現 4、 8、 16、 32的分频控制。
+ r7 ^, G/ k: l- X. \6 ^1 Q
# ]4 W* @  \, p- e  ]$ B1 j: }經matlab計算和電路遇到的問題:' c0 c$ x- b# j& i
1)由于主滤波器的电容太小,我的LPF出来电压纹波很大,我早上算了下,由500多个ppm。多大的波紋是可以 容忍的?設計 時該如何減小呢?
- [4 @3 \; M) u. {2)电路做trans仿真,可以完成鉴频并且锁定。但是無法實現零相差,相位上总是反馈信号要超前參考信號一些。从charge pump的控制电平上看,总是在给LPF充电,可是总是充不到所要的电压上。這是什么原因,該如何解決呢?, `( Q* |; B( Y0 {
3) 根據如前的應用頻率,我的交叉頻率多大最為合理。可是如果是100-200K rad/s,主濾波器的電容無法做到nF 的數量級。
/ t5 E" x8 S- F) E! Q$ s* u* L' [) o& k
請高手為小女子指點迷津,謝謝

評分

參與人數 1Chipcoin +3 收起 理由
monkeybad + 3 勇於求知!多問多看囉

查看全部評分

分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏1 分享分享 頂9 踩 分享分享
2#
發表於 2007-10-29 22:11:29 | 只看該作者
1) 設計時通常是縮小您的迴路頻寬或是增加阻尼即可, K) T) ~& H. Z, Q* O3 L5 h
2) 看不太懂您的意思.... 但我參您可以檢查一下充放電電流的匹配度6 g3 a3 g: W) X, y% }
 鎖相不一定要0相差才是鎖相, 要看相位頻率偵測器的種類, 只要回授訊號與參考訊號之間有一固定相位差即可+ j, N# o' i3 H# f: O
 通常不是0相差可能來自電路本身些微延遲所造成的
; i" Z/ I5 m: j+ J6 D- l3) 看不懂"交叉頻率"是什麼意思, sorry

評分

參與人數 1Chipcoin +3 收起 理由
monkeybad + 3 參與論壇,論壇參與!

查看全部評分

3#
 樓主| 發表於 2007-10-29 22:40:57 | 只看該作者
不好意思,Eleen的一個PPT上寫的交叉頻率的概念,cross frequency。我的理解應該就是環路帶寬吧。$ T3 e' D, Q+ v" c" Z0 N3 s( \
/ f$ U& u$ e5 F
由于我的PLL 是PFD+charge pump型的,如果我的LPF做得理想應該是可以做到相位鎖定的。 , H7 R$ K1 N; t& q, l
% o( c4 X$ l, c3 g
謝謝您的解答。
4#
發表於 2007-10-30 01:49:11 | 只看該作者
PFD是Phase Frequency Detector的縮寫,亦即它可判斷PLL的input和output頻率的phase及頻率的誤差,進而反應到charge pump及LPF作出反應,然後再調整VCO& y! ]# `" Z( M* a
一般而言,要作到相位鎖定和charge pump比較沒有關係,真正要留意的反而是PFD電路,因為PFD電路會有dead zone的問題,而這個會造成PLL的input和output頻率有一個相位誤差存在,如何改善PFD的dead zone,目前有好幾種架構都己經有發表在paper上了$ m5 }! G% n4 p
再者,即使PFD電路是採用沒有dead zone的架構,在layout的安排上也要非常小心,如果其UP及DN的path不平均對稱的話,一樣也會造成相位差存在7 @# C' `1 P7 e1 P2 g* G9 X" ~& ^

+ j+ P; i$ I$ U! b如果你覺得你的ripple過大,那麼,我倒是建議你計算一下你的damping factor為多少?VCO的gain為多少?charge pump current又為多少?natural frequency又為多少?LPF的R及C1和C2又各為多少?
  @' H7 u( N# h藉由這些值可以幫助你探究你的PLL究竟是那裡出問題,前三項數值是設計PLL很重要的參數,若照你所描述,應該是你的damping factor過小吧, V6 o. D- y; h: r3 k& e
再者,1nF的電容很大,我以前所設計過的PLL也從沒設計到這麼大的電容,150pF的電容己經幾乎是我的上限了,建議你重新檢視你PLL的各個block參數,我想,你的PLL應該沒有作最佳化的設計

評分

參與人數 2Chipcoin +3 +5 收起 理由
shinnyi + 2 回答詳細!
monkeybad + 3 + 3 好答案!

查看全部評分

5#
 樓主| 發表於 2007-10-30 17:39:26 | 只看該作者
謝謝二位的熱情回復。
5 E1 n( t$ s( [" d; B9 }
9 `, e3 t$ `2 @: J# O$ d8 {我做了計算和仿真,我目前PLL 相位差始終存在和CP電流的匹配度影響似乎不是很大。
/ h- }+ r& p2 O; g6 k1 s" r0 G( Z" q, m9 c5 N
finster說的 cp電流可能回事重要的原因,但是應該如何確定呢?和 LPF中的 C1的大小關系大嗎?
/ \- q( W) W3 n& _4 ~. m: \& n: U
" ?6 S' i. {% L4 A$ D還有版主說的“最佳化設計”該如何驗證和實現呢?
6#
發表於 2007-10-30 18:58:27 | 只看該作者
我覺得輸出clock和輸入clock存在相位差應該是正常的吧 輸出clock總是要經過一個counter除頻後才回授到PFD- V1 n5 v' k2 }  O; g' c
所以不可能達到0相位差 但是相位差只要是固定的就可以了
9 h2 T0 D/ n% y) B/ t) b8 i$ o' v7 ?在PFD兩端的clcok才有可能存在接近0相位差的clock吧
' m5 }9 B  M7 |+ U% K9 s/ d& ^: ~) s4 z0 T' N6 E
另外紋波電壓多大要看你的output clock的jitter能忍受多大 我覺得可以簡單的計算一下
+ L3 P# K* t2 K- [7 I就是 jitter=1/(紋波低電壓時VCO output頻率)-1/(紋波高電壓時VCO output頻率) ! N- t( u0 U' v$ c5 Z# c7 J
大概可以估計你的紋波是不是在能容忍的範圍
9 O5 k6 t6 x) z5 t一般都是蠻小的啦 而且你的LPF電容用到1n了 超大的 所以紋波應該不會太大才對; G' i! a( w% M$ z6 J# [: K

! t, n( x6 X, R8 M假如紋波太大那最直接的方法就是降低CP的電流 增加LPF的電容 這樣紋波就變小囉. Z6 O+ C/ Y) J6 V7 w# ~7 F
但是PLL鎖定時間會變慢
2 y& o2 n: z( c另外也要注意CP上下電流源有沒有相等; m; ~* i- \) A/ E& F, `

5 E# M5 k4 N5 w- p2 v6 @要最佳化首先弄清楚 PLL各個參數之間的關係 可從PLL運作的model推導公式得知
# p9 t  R) l9 M, _好康相報裡面有提到一些相關的設計文件 可以先參考一下" b$ P! l: R6 N7 M8 s
http://www.chip123.com/phpBB/viewthread.php?tid=8116&extra=page%3D46 G  x% F3 h  u( z/ Y% n
另外Razavi : Design of Analog CMOS Integrated Circuits 裡面也有講解可以參考一下: @  u4 s- z8 W! U+ d# T3 s& m' v

! u  ^; I; H4 x2 {( a  O. d[ 本帖最後由 monkeybad 於 2007-10-30 07:07 PM 編輯 ]
7#
發表於 2007-10-31 06:03:27 | 只看該作者
PLL的設計有其數學式和相關的關係
2 _) `( \! J2 }0 c5 ^1 d如我建議你計算一下你的damping factor為多少?VCO的gain為多少?charge pump current又為多少?natural frequency又為多少?LPF的R及C1和C2又各為多少?
8 j0 g6 W6 X8 {* M5 R4 f因為這些都會影響著你所設計出來的PLL的performance,如果你都不知道不這參數所代表的函義為何,那所設計出來的PLL即使會動,其performance應該也不會太好
4 c- B; j! `) r8 Q0 x我上述所提的那些都在monkeybad大大所推薦的Razavi : Design of Analog CMOS Integrated Circuits中第15章有很詳細的介紹和公式推導,強烈建議你花點時間去看一下,我想,對於你設計PLL有很大的助益
; t8 o0 r; {% ]8 O) u5 L節錄一下書中所提的:damping factor > 0.7079 u" f5 g. a$ I, T
為何要使用二階R-C和三階R-C的理由書中有提,另外,兩個電容的大小比例為10~15倍,至於何者為大,何者為小,書上也有提& ]! D4 \' O4 ^& R3 D
VCO的gain會影響你PLL的jitter,如果沒有留意,那出來的PLL的jitter應該不會很好......
2 g/ r; l( U% {: H這些,書上都有提

評分

參與人數 1Chipcoin +3 收起 理由
monkeybad + 3 Good answer!

查看全部評分

8#
發表於 2007-11-1 20:55:06 | 只看該作者
喔~~講的蠻詳細的~~多謝謝大大講解~~讓我又上的一課~~謝謝
' [4 C' @5 _& r7 i  v& v3 f, G雖然我沒做過pLL~~看看也不錯ㄚ~~謝謝
9#
發表於 2007-12-14 10:47:16 | 只看該作者

回復 7# 的帖子

大大你好* Q% y. R2 c% y: R
我剛看了一下Razavi的PLL部分  N+ G$ ]$ n. t  z: J, w( Y5 p: [4 ?
你們提到的C1與C2是不是書中的Cp與C2呢
3 n: m8 s: H. j- B) F6 s, M" y$ j也就是LPF 還有抑制高頻雜訊的電容
3 C( t9 T3 Z6 R1 {我是類比新手7 {! p/ C3 D; g  v% l
還請大大解惑' ]8 V2 ]5 @' i2 a; Q1 g9 k" k4 }
謝謝
  e1 v1 x9 M/ ]5 b  A! M& j6 S5 x+ N5 v0 _* u$ \, U1 f
[ 本帖最後由 ilovehorn 於 2007-12-14 10:50 AM 編輯 ]
10#
發表於 2007-12-14 18:07:12 | 只看該作者
原帖由 ilovehorn 於 2007-12-14 10:47 AM 發表 ; |# j# I9 i  U: p1 A  N
大大你好
: ~# E- y& s4 S) g我剛看了一下Razavi的PLL部分
# l  ^) a# B, o/ H% J) Q8 z. P( B你們提到的C1與C2是不是書中的Cp與C2呢" H1 e( M4 \! w
也就是LPF 還有抑制高頻雜訊的電容9 J, v6 D8 B' q
我是類比新手2 V; Z+ c6 t$ |2 N, G2 o0 _
還請大大解惑
/ q1 [, C+ R* N) h2 w# z謝謝

5 u+ Q4 \+ o6 E7 T2 [" M6 r! g! n2 Y4 s$ F# E+ ]

# O3 H- ]" l. G" b$ I% J  X' g沒錯
11#
發表於 2008-7-28 09:06:31 | 只看該作者
台大有個專做pll的教授叫劉深淵- t" A- g) \  x# W# w. r
他的講義裡關於這方面的介紹非常仔細
/ d4 O/ A4 h  m' A設計上你的 c1、c2的比值,頻寬的大小
2 u9 m( @' }0 D8 a+ \. R對所應的phase margin,damping factor
! |. M3 Y6 @/ p: H8 w5 S& g通通算出來給你  I6 N, q5 `+ E0 P* j9 C# l
不妨網上找一下* ]. a3 l5 f& U# c, i
應該會很有幫助的
12#
發表於 2008-12-3 14:45:55 | 只看該作者
偶然发现这个论坛,发现真的不错,我还不是大牛,希望以后沃野能帮大家解决问题
13#
發表於 2009-1-6 15:17:37 | 只看該作者
根据反馈系统的一般原理来理解:! F/ D+ W& I9 v9 T& t% e8 |
phase margin 大,则damping factor 大,ripple小,但settle time 长,4 R" l8 U" E. B' s
phase margin 小,则damping factor小,ripple 大,但settle time短。
; `0 r* b* D% j( ?2 Q# O1 B
; b, Y' w& x7 C3 n这样理解妥当吗,呼唤大大解答!
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-12-27 11:10 AM , Processed in 0.176010 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表