|
回復 #11 ianme 的帖子
版主您好:; K# p7 {( v4 c/ A& i Y
, p# G; I- Z7 P. ]5 t/ W. ~* J嗯...我承認年輕時金庸小說看太多...借個金庸大師常用的句子:
8 q" X* n! d& y5 @" a* ?& \"照啊!"...這的確就是我想表達的意思!!- D+ u0 w- Y7 o+ e V _- B
- y8 y4 G- `: E5 D; M
TSMC 0.35 um CMOS製程沒有NPN的model, 這個我的確知道的.
' I: ?, F& ~; M( I/ w2 _在我幫學弟弄之前, 我有先去找過model檔和LVS command file等相關檔案, z- ?: L9 ~. R, i$ x, E# O3 {! |
的的確確沒有NPN的model哦!
* V" E* i1 {) O( w4 [% ~& g5 h, b/ Y0 ~; a4 n
另外, 關於latch-up的model...我的意思其實與latch-up本身無關,
- M- R. s1 }" j) u* Z9 p我只是想說, 在CMOS製程裡也是有類似像latch-up model裡面那兩顆寄生BJT的架構存在,
5 H& P1 _2 E4 X( ^那麼我是否也能用類似於PNP的做法來做一顆NPN呢?
8 p: ^3 g8 A3 c8 T) F8 W( |我自己想的架構其實也像isnme版主一樣, 只是沒有經過求證而已.
) w5 K6 @8 U8 ~其他幾位版主的回答及討論我也都瞭解, 這個問題本身其實並不複雜...與latch-up也沒有關係,; f6 v/ Y T+ k6 u
簡單來說, "純粹只是為了滿足我們老師的慾望而已!"% {" y, c$ x# M- ]* u
就這麼簡單! 呵呵...阿我已經從各位先進的回答裡面得到答案了...2 K* O# o" E; \9 t+ b/ [
感恩啦!!& @1 U$ k1 y: ]3 T8 N+ i
9 y% e" q6 u$ U( C幾年前我尚在業界服務的時候曾經畫過BJT,
! U$ O- C3 y% n! ?- C% @0 P3 ]雖然頻率不高, 但大致上的架構也還記得.
& x4 n" T/ w0 A4 ^, A6 O% E' h5 L: K) _' O所以之前老師叫我幫忙學弟看看BJT在Layout上怎麼畫,! x* @4 D7 a n; K f1 T B
可是因為當時業界用的製程不像現在用的TSMC 0.35這麼...pure CMOS,
?) {) x7 F# X j" M" ?所以用到的製程都是可以做PNP及NPN的BiCMOS製程,
& z$ ?, c B; T: C- k; R: _當時也不懂(以前唸的並非EE相關科系), 想說BJT不就都能做嗎?
1 r e4 p6 ^* _. l3 G後來到了現在的實驗室, 實際上我也才是碩班第二屆而已,7 c) j) B' l0 L+ Y. B
因此發現實驗室裡面很多東西都很..."返璞歸真",
+ X' Y# k$ _# h- H什麼都沒有, 什麼都要自己來, 許多flow都要自己建立起來, 要到處去取經...等等...
. H9 N2 f7 F+ w. d
% {: l4 [" s# Y" j% N當然, Layout絕對需要理論基礎, 與小畫家肯定是天壤之別, e! y- M8 M6 j2 P/ W( @
而我想這也是為什麼業界有些公司一看到非EE相關科系畢業的人來求職的時候,* A, n9 y9 }8 o6 z* Y# D
resume連看都不看就reject了的原因吧.
" h/ y- [9 {6 f( M0 O: F, K而這也是為什麼我踏上這條路的原因...' M: _9 i ~. X" \7 X% @) W
我只能說...這真是有夠辛苦...
, z# w) C5 I: w5 T6 _6 b
) t/ ^; x5 M1 K1 C從各位版主這裡學到了很多東西呢!* M; n. Y7 x4 e! |+ E
希望自己也能早日為大家貢獻點什麼...+ C, @+ t: q/ Y6 [2 w% C
0 F, z% m- n2 n! b
謝謝各位先進的幫助!! |
評分
-
查看全部評分
|