Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 3368|回復: 7
打印 上一主題 下一主題

[問題求助] 請問各位先進有遇過這樣子的問題嗎?

[複製鏈接]
跳轉到指定樓層
1#
發表於 2007-5-17 20:38:50 | 只看該作者 回帖獎勵 |正序瀏覽 |閱讀模式
我目前是碩班的學生,專題是做CDR(Clock and Data recovery),2 r( C4 Q7 J; ^# l
最近chip回來正在量測遇到了怪問題,
+ x5 k4 G+ a; N0 i1 x6 l3 K/ E我先量VCO部分,VCO是使用7級Inverter串聯的Ring Oscillator,示波器是使用安捷倫 54853,
7 F- y' q" y! C8 ^儀器的碳棒是有分正端和負端,正端接訊號源,負端則接地,
/ T. ^# ^6 Y% c) C( z. F再量測VCO時,如果有接GND則會出現下圖,+ ]9 y2 b2 i" [8 n4 Y
: Q  N( ~+ [0 A; \# T/ P
不接地時則如下圖,
8 s" f" Y9 @3 x  c1 P* F6 Y0 M+ I2 b9 \4 r
1.)這是為什麼會這樣子,在探棒接不接地會有這麼大的影響,哪一種比較準確。
* P) t6 h1 e5 `3 m3 Q0 X2 }1 x) D( C$ g
2.)在波型上為什麼會有向settling time這樣子的抖動波形,是設計方面的問題嗎?
1 O- [) N3 u9 t+ A- P; vㄧ開始我以為是電源不穩定所產生的抖動,但是在接了regulator以後還是會這樣子,
3 R: F4 ?0 S2 y1 j這是什麼現象呢?或是我該在設計的時候注意哪方面的考量,可以消除這個問題?
0 ]2 N; H, _9 [8 U! D' P* B; e$ `7 [' d0 f
3.)在類比的gnd和數位的gnd這兩個在製作PCB版到底要不要隔開,還有分開接以後gnd到最後不是還會接在一起嗎?
9 X+ W5 ~' L$ K0 j) S( F6 K這樣子有隔開根沒隔開還不是一樣,或是有其他的接法,聽說兩個有隔開後量測結果會比較好,改怎樣解決呢?
, {% R9 g) S. ]. ]9 p: |& [" _7 _# Z0 P& [6 M4 L# v
在這裡請教各位做類比的先進,麻煩大家幫我想想是哪邊出了問題,謝謝大家。
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
8#
發表於 2007-5-18 11:18:38 | 只看該作者
0與1 的信號   通稱 digital signal!$ }# f5 d! C% v9 Y/ N8 L6 J6 [0 [
只不過 Output Buffer 友可能是 analog designer 幫她們設計的!7 w' W7 D3 {$ [
% O6 [3 w, N! t$ }- M, @
Oscillator 是類比的沒有錯!. P# V- ]4 ?- T7 {7 j. u+ I- f
但經過  sensing amplifier or Schmitt trigger 轉換之後  就是數位的信號了!
8 I2 o0 X' s/ e0 G0 N1 m
" f* l0 F( y) E5 b- q$ H7 J7 K這一部份 Output buffer 主要的工作是數位的!
- Z2 |6 z/ K4 z* x
! k. m! o3 _! C2 @# N7 h所以  這邊  她們有開發一些技術! 可以避免這些情況!
1 e9 P5 c3 R! m0 |2 N+ x
: j# a0 c0 E8 E' `我記的的是  信號快升到 VDD 時  友作ㄧ些的處理!( ?/ v2 G0 k6 _: T: z
這一部分  我只聽說!  沒有見到實際的電路!4 \, k* [( X7 r; ?* a% |
所以不能提供給你! Sorry!
7#
 樓主| 發表於 2007-5-18 10:23:03 | 只看該作者

回復 #6 sjhor 的帖子

請問sjhor先進可以�我如何評估Output Load,然後如何設計Driver,1 z1 h5 s; o1 }4 b. ]! u" b# y5 P
Digital Output pin?  Oscillator不是算是類比的嗎?
* Z  M6 i- o- H為什麼要用Digital output pin?這是什麼意思呢?
: e, Y5 K) j8 m4 K小弟學不夠多看的也少,還有很多方面都不是很清楚,希望你多多指教。. Z* h( [4 P0 ~$ \6 s
在這裡也謝謝你的回答。
6#
發表於 2007-5-18 08:40:58 | 只看該作者

回復 #5 jelly811737 的帖子

應該這麼說!2 n* p1 ]/ J6 t  l! V
除了 bonding wire 之外, 外面的連接線(PCB, ....)有多會有電感的存在!
3 P  a5 f- L1 l! E所以  累積下來的量也不可以小看!+ I8 B5 C, R" U9 w- c

' T2 G& Y! N+ F" P9 a* F還有的  就是 你的  Driver 做的可能不是很好!
4 d. {" d) n0 U. u! [或者是 Rising/Falling 太快所造成的!
& y+ @, p) `3 F. f+ Z! ?# P. c) A$ c3 c8 n+ m( v1 k$ ~4 w' u" V
若是很 Care 這些!  應該去找一下數位的  OUTPUT pin 設計方法!
) D+ [, h4 G* b/ |: u$ |# _$ ~應該有機會解決!
- s) ]0 D; ?! E5 K0 e3 R, V2 u" B) k( {3 o% D; K2 ^
找到相關資料後!  歡迎拿出來分享唷!
5#
 樓主| 發表於 2007-5-17 23:24:02 | 只看該作者

回復 #2 sjhor 的帖子

對不起我忘記說明了,我這個電路是要應用在生醫,
  [5 S/ K' L; G- d( B2 T所以頻率做比較低2MHz,這樣子在Bonding Wire的影響會很大嗎?
4#
發表於 2007-5-17 22:33:11 | 只看該作者

Power & Ground

對呀...是用電感分開digit及analog的大地...
  Y9 Q8 H+ L: R3 ?$ Y" m7 Z. G; H/ M) K# Z4 {* k
power的部份...也可以利用電感與電容的濾波來得到比較好的穩壓效果~

評分

參與人數 1Chipcoin +2 收起 理由
sjhor + 2 Good answer!

查看全部評分

3#
發表於 2007-5-17 22:16:40 | 只看該作者
這個隔離元件好像是電感是嘛? 不知有無記錯?

評分

參與人數 1 +2 收起 理由
sjhor + 2 對!可是我忘了專有的名詞!

查看全部評分

2#
發表於 2007-5-17 22:09:17 | 只看該作者
1. 要接地!
0 q! o0 Z- P. f
& N7 W% b+ f$ u3 h/ G. c) S) o2. Bonding Wire 的電感效應!; ^- ?* q$ Z$ n# J* g  M' t1 N

) \* t' [, r. b4 V& z3. 要分開! 可以用一種隔離元件分開!  大多數的人避免麻煩!  所以接點最後都會接在一起! 但這點離POWER的GROUND最近就可以了!
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-11-16 07:52 PM , Processed in 0.168009 second(s), 20 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表