Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 7619|回復: 10
打印 上一主題 下一主題

[問題求助] QUARTUS II是否有正緣觸發的元件??

[複製鏈接]
跳轉到指定樓層
1#
發表於 2008-12-14 12:30:07 | 只看該作者 回帖獎勵 |正序瀏覽 |閱讀模式
在Block Diagram的模式下
) q1 r. D% y1 e如果我輸入一個方波,而輸出想要得到正緣觸發的波型...# e- ]% O" z6 \6 K! r8 @7 C
請問有元件可以辦到這個嗎??# P  c' e4 ?; _

) P# U# i* {$ _) @+ m6 F: b我是有設計一個電路8 |6 g7 `2 Z9 z' @( H+ q9 S/ C

% D8 Q: g4 |: w2 F4 T2 T! _但是此電路的DATA輸入頻率如果比CLK還快的話,就會失效....
) m0 J  g$ g3 z6 ^: v  M所以我想請問各位有沒有單純是正緣觸發的元件..
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
11#
 樓主| 發表於 2008-12-23 17:40:24 | 只看該作者
謝謝您的解答....) o% Q( |* j) f! p  S
我會去試試看^^
10#
發表於 2008-12-18 22:13:03 | 只看該作者
還有須要特殊的Function時,我們再來討論討論一下^__^
8 S" S0 L' I) a5 h2 S5 j' h  }希望對你有幫助!
1 Y( w2 M3 j: I' l' U& U3 Y0 V
9#
發表於 2008-12-18 22:09:42 | 只看該作者
Hi,
+ o0 @9 H& s. A7 t2 A6 \設計CPLD和FPGA跟設計IC不一樣,不是每個邏輯都可以自動做出來,因為軟體會最佳化掉你原本想設計的樣子.
, [6 P/ K* C+ z& a  j' l1 {此時須要下一些限制去達到你的需求,你這個例子不須要這麼複雜,幫你Design一個你須要的function,如附件圖(其中LCELL是Altera提供的Delay cell,在Altera lib裡).

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
8#
 樓主| 發表於 2008-12-15 13:52:53 | 只看該作者
先謝謝各位之前的回答^^& N. {& {" ?" T) C
但是我又發現到一個問題........( i, s" m5 l- s' f' _

- A! w$ Q/ y# d/ }# F我在書上看到一種電路圖,應該是可以達成我要的目的才對
2 l* |4 x: ^/ w1 w$ p$ {0 K  K, Z但實際上用TIME MODE模擬出來的卻完全沒效果,讓我感覺非常奇怪( O# g: k9 p: S7 I
以下) O3 [& O. [" w3 @! M( k0 g/ [3 r
* o: r  T: n4 S7 C# n/ E6 D- e- @
) Q; \0 S; [: K; L3 j

# f5 K3 F6 W" e) Q8 s3 ]" M# g) n* ~0 v% F- \" m* h& @8 y
6 X3 f; m& _4 M! T
照理說用XOR的效果應該是 "1 0為1" "1 1和0 0為0"- f1 n' f. g# P8 b/ t8 R
但是從模擬的結果顯示,卻沒有XOR的效果??
/ I% ^; F- h# s+ h; ?- {- L2 ?這是怎麼回事呢??
" V% L7 p& T' s# N  D模擬跟實際硬體實驗會有差別嗎??
7#
發表於 2008-12-15 13:05:21 | 只看該作者
您好
7 {" `- \* P( h6 g( i' |1.你的DATA 最小週期,OUT的脈波寬度的要求為何?
: t, h; g% Y# J2.這功能,最簡單的跟本不須用到CPLD,FPGA,
8 O  x: \& i# p" G  L/ E  一個電容一個電阻兜成微分電路即可
6#
發表於 2008-12-15 10:03:49 | 只看該作者
基本上不管是哪一個軟體,根本沒這種元件,如果要這種元件,要自己設計.
( \9 C& X0 {' ], R: E- j2 q5 WPLUSE的寬度最好用一個clk去做,做成同步訊號,如果用gate 做delay去做,會比較危險!
4 b6 t$ c5 S* h) g# L加上你的圖怎麼沒clk訊號?只有DATA跟out1?
, b/ o& t) X1 eData是clk吧?
5#
 樓主| 發表於 2008-12-15 01:12:08 | 只看該作者

- y/ Z8 C7 f7 ?# `* v. G3 g9 ^* |6 `* o; Y, X1 Y
以上是我直接對DATA及OUT做手動設定的.....我要的感覺是這樣+ x" C+ t9 E( V: S& F" s6 I3 x
DATA是輸入,然後OUT是輸出,DATA在正緣的時候,直接輸出一個PLUSE,其他狀況則是低態- l& Z1 W% q( F

) F; {7 s, K" [+ w; l5 x2 O4 `這個D型正反器有辦法做到嗎??
4#
發表於 2008-12-14 17:47:25 | 只看該作者
Quartus II當然有這個元件,用線路圖Design時,打開Sambol list,在primiives裡的storage裡面有個dff元件,這就是了呀^^
3#
 樓主| 發表於 2008-12-14 17:24:06 | 只看該作者
我算是初學者,設計上的經驗還不夠,以上是目前我所能想到的電路....3 G8 K8 }7 m, I& k$ g
因為我找不到只有單純正緣觸發的元件..+ G/ Z3 `5 Q. b
不知道QUARTUS II是否有這項元件可以使用...+ c$ j. D/ K* A% Z9 T% L8 G* U

$ Q) n+ u) L% m請各位幫幫小弟我這初學者...
2#
發表於 2008-12-14 14:41:14 | 只看該作者
電路的DATA輸入頻率比CLK還快 這是設計的問題 不是元件的問題
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2025-2-21 08:42 AM , Processed in 0.167009 second(s), 19 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表