Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 5820|回復: 1
打印 上一主題 下一主題

[問題求助] Quartus II中Chip Planner的delay time

[複製鏈接]
跳轉到指定樓層
1#
發表於 2008-12-13 15:05:20 | 只看該作者 回帖獎勵 |正序瀏覽 |閱讀模式
因為本身設計需求,我需要利用Chip Planner來手動布線並調整適當的delay時間。) B. j6 [  B$ I5 P9 s& `
而假設我設計一個輸入經過一個BUFFER然後輸出,在Chip Planner中可以利用fan out的功能查看到其delay時間為:; P7 W$ o6 `4 x0 J3 n' O' L2 ?

& u/ \7 H- X/ b6 u2 ~( n從CPLD輸入port到Logic Element(也就是我設計的BUFFER)的delay時間為:2.590 ns0 A4 E. S5 s8 R) o; @5 J
LE內部到輸出的delay時間為:0.2 ns) D0 k. X9 K. ?" ], m
從LE輸出到CPLD輸出port的delay時間為:1.695 ns, S# R2 V" u7 f- y7 N. ~$ k

% I5 U, ~( Q% m% |; O( N+ V從以上我推算從輸入到輸出應總共delay約4.5 ns,但實際當我將輸入和輸出訊號接到示波器時,發現其delay時間約15 ns,: M2 e) W/ S6 J2 O
Quartus II的模擬跟我實際量測兩者差異太大了,這樣是表示我不能相信上面的delay時間嗎,還是有哪個部分是我忽略沒注意到導致兩者的差異?7 s' ^; r* @& C5 ?9 S0 T$ t
- j" Q0 ^, k! a" N
拜託懇請解惑了,' H' p  X& \5 J+ P! _' T

8 X5 a  r- s) t- n& D6 }感謝。
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2008-12-14 16:30:56 | 只看該作者
Chip Planner可以調整delay???4 E- {, w: \( h
好像沒這個功能吧?" f4 X% O9 ~2 `1 @* j; ?5 d
看Timing應該看report裡面的比較準吧!3 |. {# W# J% \0 @3 J% g- d1 g
因為布線完的delay都存在report裡(Timing report),
* v. a" M/ m$ V5 L- G9 K而也不應該看fan out吧???* x6 P+ W: e4 ^; n* U# Z7 ?
應該由Timing report裡看delay,不合需求的話,下timing constrain去符合你的要求,
4 y1 N) |& U( G+ r, n2 A5 Tex:在Assignment edit裡下Maximum Delay或minimum Delay去限制Timing.
! j. x* m4 ~- r) d^_^
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2025-2-24 10:04 PM , Processed in 0.158009 second(s), 19 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表