|
小弟目前在做SDM+ {! s- H7 e) u- r% n. k: A
一開始本來就在做OP<單端輸出無緩衝>(就是二輸入一輸出的那種)
5 U# I( \6 ~+ K& S9 k( a1 `0 n% i" a+ }/ c: {5 T a
到後來才發現大家在做SDM的OP時,都是用完全差動摺式疊接或疊接式的放大器(我也不太懂這種跟單端輸出無緩衝的OP差在什麼地方): n, m; y' R, p$ }6 t
好像只差在自我補償,gain,良好的輸入共模範圍
8 e' Y( Z( J0 U6 Q% M% F( g那後來我打算重做修改的時
$ M+ g. J. Z B2 Z" E" [2 s2 l$ \7 Y( T; _3 u
發現了Allen的CMOS類比電路設計(中文p338~p339) w2 U3 S- R# B4 z' {, E, ~
表6.5-3跟範例6.5-3好像是不同的東西7 A n) T+ k5 J# R) ]
例如VSD VDS的算法就很怪
, ^1 Z6 Y& J) S7 L1 C8 esize的算法有的是*8有的卻*2
$ ]7 t( j* z4 l" i1 ?那我如果input sin wave是沒有含直流的成分的話,那變成我的最大輸入共模電壓和最小輸入共模電壓是否就是0了
, v+ H3 \1 K) H! \8 G+ B$ b6 a0 B" N/ `
PS:超多問題% o( h" `$ E3 [3 b+ {2 S# m: `
: ^0 g% ?' @9 e; O8 m
而且圖6.5-7的VB加上去了之後怎麼跟當初圖6.5-1的浮動電壓VBIAS的做法是不同的
% u- s7 v1 W6 ~; |! t# M) z+ L0 d: h6 c! \7 d9 {9 @8 }0 R$ [
進而到後面如果要差動輸出的時(摺疊-串接式運算放大器),<圖7.3-5>- p% e% a7 L% `1 _, R$ ~
要如何把6.5-7的圖轉換到圖7.3-5,然後再轉換到圖7.3-7
3 W' W2 ?, U+ X# L2 x做2級式的差動輸出摺疊-串接式運算放大器6 ~2 a- n- G5 A9 ?! U6 u1 T: _& G
& r6 k- w/ p- _& X' d- ]在這轉換上真的不是很懂# \% [/ m$ }+ r. b0 q( e% h
) A n7 o x& i8 T
只是當務之急-連圖6.5-7的電路都design不出來~希望各位先進提供一些意見給小弟我3 v3 u; W( y6 x2 x3 H" Z& p6 m- E
' ^' E! |" y" x, F) o( U/ i那我也想找詢有人在做SDM是SC架構的人,可以一起討論的
; G. w9 b' [: Z7 y5 b2 n7 |謝謝- r! C! D% y7 V9 F
( P1 }3 w; s8 u, }. E
有的話就可以連絡一下" n) W: ?# H% U1 g' l4 @
( f2 ~! f) F, v0 R
非常感謝各位看完我的問題~希望各位給我一些意見+ S/ Z4 K9 \" i/ u
不吝分享 |
|