|
Dear all,
" ]2 ^$ V3 c* @/ P& W) ~+ o小弟日前看到一篇 Intel 所作的current DAC
+ ^7 p% [* ]) I% m2 x, U- H" a7 x0 w
有許多地方看的不是很懂,上來尋求各位大神
/ p, Z, _. P! x: r$ m: R* {' @1 u# ]' s$ D J/ M( ?4 y8 @
問題如下,- f6 t& a6 X# V1 z
7 T2 W+ ~& i% n L1. class-B current DAC 中的class-B是指正負半波分別使用 P/N current DAC 所驅動嗎?(類似一般class-B放大器的意思)還是另有class-B current DAC 的架構意思?
% P4 X- B4 t" }: M3 j
# B' J4 p% v( r- P1 a% s2. 據我所知,一般使用 Redundancy with <2 radix 的技術是放在SAR ADC 使用,目的是為了校正SARADC 內部 DAC 靜態錯誤,與一些容忍範圍的轉換錯誤. 但如何使用再純 current DAC ?; a! g! @/ I2 @
; ^6 e1 S: s" |4 G3.如附件上,paper上 Intel 有畫出DAC 的 Simplified schematic, 其中他所是用的 current cell 的大小為 4 , 7 , 13 ....... 1479 2947 的排列組合. 研究了一個禮拜還是不懂 如何使用 Redundancy with <2 radix 這些 組合,上來求助大神7 K4 S/ b" r' V/ C9 x5 e! m& V
+ R: y% @6 Q' O: D% Z# d+ D
4.如附件上, 一開始他使用 12 bit 的資料輸出 經過 DECODER 分為 兩入 11 bit 資料 到這我還能理解, 精彩的地方來了!!!經過 buff 之後送到 current DAC cell 時 又變成了12 bit , 注意一看 DP0~DP11 ......
% O( V: l- A; t$ O; _+ f
, z8 |: F( P5 @* X; A* f o" [0 v小弟我才疏學淺,麻煩各位大神多多指點 1 u% a0 m# y2 t- C" C! k, q
! A; G0 N8 P% p) D- o" R: \4 W
感謝 感謝
! d7 {" _6 [& \; P8 Y8 v0 \: W Z6 }, g# p* H
Allen.
- ]; ^, d6 P8 ]. d$ q# K- y, r9 n' t1 u, }
* ^) f% b! k$ ]2 f: ~" A* H9 d5 m, d. E. s7 `+ O; l8 E
0 U) B4 w! F( r/ N
|
本帖子中包含更多資源
您需要 登錄 才可以下載或查看,沒有帳號?申請會員
x
|