Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 4627|回復: 0
打印 上一主題 下一主題

[問題求助] 請教DAC中"Glitch"(突波) 這個效能參數的意義

[複製鏈接]
跳轉到指定樓層
1#
發表於 2009-5-19 14:00:24 | 只看該作者 回帖獎勵 |正序瀏覽 |閱讀模式
想請教各位前輩
8 Z0 n8 [* S) @9 ~; {在 DAC 之中 Glitch Energy 這個效能參數的意義
. }/ v9 f5 _% p! T5 D每個人的 DAC 電路中基本上都會有 de-glitch latch 的 subckt" `; t/ `6 Y' D2 z/ ~2 q6 X9 `
例如說 switch 的交點 要上交叉(for NMOS) or 下交叉 (for PMOS) 3 F( l* c: W0 {7 n
此目的都是為了 避免 glitch 的影響
" ?2 l5 |7 n/ I* T& k. m  k但,若就非高速操作的情形之下& w2 Q2 ?4 r4 n! q8 j
在sample data 的時間內,若可達到穩定值 or 小於 0.5lsb! Y0 Q  s; ]3 Y4 T' b  B
那 glitch 的大小是否就可以不去考慮了?
( l- Z$ r, t$ A' h/ @( f是否只要以 settling time 為依歸即可, glitch energy 參考就好了
/ x* v$ l9 I& E  f4 ]% c" T3 O' @# r/ s& M: f
此外, glitch energy 的計算方法是在 error band 上下的面積互消
- A+ X) N8 f% j- Z( H  m如此加減,有可能得到一個小的 glitch energy
) N5 [1 ^/ i/ U" S9 ~2 i但是輸出訊號仍極不穩定' q$ ?$ y4 a2 M$ z# T
那這樣的定義又是為何?9 L( c: a8 w% ?5 Q: ?3 `/ V6 _
  t! E5 J+ U) s) [
看到有人說 glitch的大小會影響到 SFDR
) e! K8 \& O' r9 Y我認為一樣是和 settling time 有關/ o& G. M' D. x! ^6 |2 G; L7 s6 r3 D. ^
在穩態時間內,若無法達到穩定值  [7 S7 b$ M% N0 ]4 z. ^$ N
那麼就會變成頻域上的 harmonic tone
; }2 p! E! u- p0 S. q是否是如此解釋呢?
0 \8 f4 r$ x$ W# i7 u1 m- H; `
; p$ J+ s% W& b# E  U7 s由於書上看到的解釋不甚了解( ?; W2 w9 K' D+ c* {$ V9 U9 C
所以請各位前輩指點,謝謝!
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2025-2-24 01:20 AM , Processed in 0.150008 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表