|
回復 #11 ianme 的帖子
版主您好:
+ ^& k' \. ^0 n% b" ? K) x0 Z/ p6 O% [$ v+ x: G( t+ C
嗯...我承認年輕時金庸小說看太多...借個金庸大師常用的句子:! {+ z( P, ~8 q( C" o
"照啊!"...這的確就是我想表達的意思!!
: R' D8 L( V" {3 q! T* r' @
- k' j; p6 c# N' t1 u F& }TSMC 0.35 um CMOS製程沒有NPN的model, 這個我的確知道的.
; G) v2 j9 m8 N. f* d) w& l在我幫學弟弄之前, 我有先去找過model檔和LVS command file等相關檔案,& @6 V, [/ u6 U
的的確確沒有NPN的model哦!
n7 i2 T' x, X& q- R
* Y. C9 `1 k: p另外, 關於latch-up的model...我的意思其實與latch-up本身無關,
7 Q3 w+ e1 K6 [' P' J0 O* E1 W1 m" e我只是想說, 在CMOS製程裡也是有類似像latch-up model裡面那兩顆寄生BJT的架構存在,
7 D$ F9 K. A, a6 K那麼我是否也能用類似於PNP的做法來做一顆NPN呢?9 j/ r; o- H$ ]
我自己想的架構其實也像isnme版主一樣, 只是沒有經過求證而已.
9 w T6 D% h& S: M7 k' ?$ Q其他幾位版主的回答及討論我也都瞭解, 這個問題本身其實並不複雜...與latch-up也沒有關係," ~+ H6 |+ W# U6 W" U: X# e: F7 I; G
簡單來說, "純粹只是為了滿足我們老師的慾望而已!"
" G/ y* P& |1 ~1 v) }, @* c就這麼簡單! 呵呵...阿我已經從各位先進的回答裡面得到答案了...+ p' d, B4 H+ q3 h2 {
感恩啦!!) w, `9 S1 n1 q# R4 c/ W
! M6 B1 h2 W: q3 [+ O$ M- F n1 i
幾年前我尚在業界服務的時候曾經畫過BJT,7 a* O U5 z( A/ i
雖然頻率不高, 但大致上的架構也還記得.
7 C: F8 u! ?2 b! U所以之前老師叫我幫忙學弟看看BJT在Layout上怎麼畫,
5 }* }2 i2 h; M1 k$ d可是因為當時業界用的製程不像現在用的TSMC 0.35這麼...pure CMOS,
3 I: f/ k* i: O! t所以用到的製程都是可以做PNP及NPN的BiCMOS製程,2 k- K; s* v' d6 a, R. j4 \1 p
當時也不懂(以前唸的並非EE相關科系), 想說BJT不就都能做嗎?
' o- U1 r6 J0 {; O8 n2 |! Z後來到了現在的實驗室, 實際上我也才是碩班第二屆而已,
, V4 j3 Z4 {" t6 {( |4 F$ k因此發現實驗室裡面很多東西都很..."返璞歸真",; r. V* g b- b) b' J( l
什麼都沒有, 什麼都要自己來, 許多flow都要自己建立起來, 要到處去取經...等等...7 S2 }% u/ m0 B. T% ^/ O3 A
+ x1 p ]" y y5 X當然, Layout絕對需要理論基礎, 與小畫家肯定是天壤之別,
8 x: c* P- a- g4 i" Q而我想這也是為什麼業界有些公司一看到非EE相關科系畢業的人來求職的時候,* X( H) ]* k9 h
resume連看都不看就reject了的原因吧.7 l- \! j1 |- A: z) M! Z% ` D
而這也是為什麼我踏上這條路的原因...
) c: j- {1 H7 \9 x( C我只能說...這真是有夠辛苦...
/ `5 s9 X# T7 U" A( t
" u- x: y& M. G; Y9 ^6 [; c從各位版主這裡學到了很多東西呢!3 C/ E3 f) O% j# B
希望自己也能早日為大家貢獻點什麼...
0 F9 t3 e- m; {: h) n" ^( m& {4 T
; r4 e5 G" E0 r8 y. V* [" c- e謝謝各位先進的幫助!! |
評分
-
查看全部評分
|