|
我目前是碩班的學生,專題是做CDR(Clock and Data recovery),( W* C- x* q3 q, X& p M5 c
最近chip回來正在量測遇到了怪問題,3 B7 B0 B9 s2 R/ V, n% k- l' c- z
我先量VCO部分,VCO是使用7級Inverter串聯的Ring Oscillator,示波器是使用安捷倫 54853,
# V+ M# m9 e# Z儀器的碳棒是有分正端和負端,正端接訊號源,負端則接地,, I; h0 A0 v! l4 V0 y- U
再量測VCO時,如果有接GND則會出現下圖,) \2 j4 h8 n6 h; m. V- e
) f3 X1 f- }' X( q不接地時則如下圖,+ n" t. n+ s8 n3 }+ v! ~) v% ~) |
# ~1 B# N% z0 m' s; C9 M t
1.)這是為什麼會這樣子,在探棒接不接地會有這麼大的影響,哪一種比較準確。2 h" A& o% [ `1 r: ~6 y' {& \
5 ]- d$ H( Y- a2 N3 [! L2.)在波型上為什麼會有向settling time這樣子的抖動波形,是設計方面的問題嗎?+ {/ u' G/ c( p; V) f. m& l7 n
ㄧ開始我以為是電源不穩定所產生的抖動,但是在接了regulator以後還是會這樣子,; P$ k: G9 p$ |
這是什麼現象呢?或是我該在設計的時候注意哪方面的考量,可以消除這個問題?! Y8 i" l) O- R# o1 `' z6 b3 w
$ {+ }9 s* Z) a$ F2 |
3.)在類比的gnd和數位的gnd這兩個在製作PCB版到底要不要隔開,還有分開接以後gnd到最後不是還會接在一起嗎?( D- H9 N* R6 y; B! X
這樣子有隔開根沒隔開還不是一樣,或是有其他的接法,聽說兩個有隔開後量測結果會比較好,改怎樣解決呢?
, i7 O1 L9 V8 N" |+ B% O+ _0 k2 v1 ^0 \, e
在這裡請教各位做類比的先進,麻煩大家幫我想想是哪邊出了問題,謝謝大家。 |
|