Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 5304|回復: 6
打印 上一主題 下一主題

[問題求助] FPGA外接DAC電路??

[複製鏈接]
跳轉到指定樓層
1#
發表於 2008-3-6 17:44:52 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
我想請問一下~ 其實是一個dac小問題9 w4 [9 b3 `  A$ }# V" W
dac輸入部分有區分成serial和parallel 那連接fpga 若我送一8 bits的訊號 速度假設是8MHz& G0 S0 G4 B& m1 P( j% ~! }
那serial型的DAC輸出速度不就剩1MHz
1 \, U# ~1 O8 Y. s(我是把他想成說是一個一個bit排序接收完8個~再判讀輸出)
; x# m5 G" R1 f. c; m5 u/ p而parallel型輸出仍可以8MHz 9 F% L* h: n: k3 K) u
我的理解對嗎??4 E- W8 C7 b  b; G
有人可以分享一下如何挑一顆適合的DAC嗎??感謝 : q- p4 J( v, R7 z; R1 h8 s
對了~還有spec上會寫多少channel是什麼意思呢??感謝
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2008-3-7 10:00:39 | 只看該作者
挑DAC?% q( x4 n' O$ }, H7 ]0 r
1. 輸出的dynamic range& g) u' d! H0 Z' _* i
2. output resolution' b0 l& v& l) H0 ]3 _! a0 X
3. bandwidth; e2 a' C* f, r8 y9 |: K) g
4. 線性度+ Z' B# D. m' N" a
5. power supply
5 R0 X$ `& r+ J# @  X6. interface (serial / parallel)
9 S( q% V1 G) ?/ Q4 H以上幾項都滿足project需求的, 就挑到了: @- a7 M4 t  }( D6 }- t
( C$ f1 j3 k0 b: @
channel?9 ^- g* K0 s7 E" @  x: q, T& h5 K
一個package中包含了幾棵DAC, 大概可以這樣看
. U  a, o0 [( h; i" p, C1 u8 K! A) o6 K1 [% n/ `! A$ p) y  C
提供一個問題, 假設DAC是 12bit, interface是8 bit, 則interface跑
# C. v: Z  a+ b1 H1 Mbit, 那最少要2 byte才能update DAC的輸出, 再加上一些有的沒的$ U" X& L0 G5 G$ b( e2 M
所以頻寬部份怎樣看, 還是要仔細k datasheet才知道
3#
發表於 2008-3-11 11:51:23 | 只看該作者
基本上, serial DAC只是為了省管腳, 速度上自然不會太快$ b/ d+ u/ m: {7 W. a6 p; S9 K
實做上, 要先訂出你要的規格再來選, 答案很快就有了.
4#
 樓主| 發表於 2008-3-29 23:54:16 | 只看該作者
版主~您所謂的定需求是指~??
6 T, x/ H1 G3 n8 m# `6 }0 H
( \. B8 t3 n1 @7 _6 L4 V我的話就是DAC輸出能越快越好(用於光學實驗). e+ ]9 ^; Y& c: v5 N- s, e
=================================================
$ i0 @0 s. g2 ?9 P! C0 b( c, c不好意思~: Q6 ]. A4 z+ c9 W  }1 k
, K  H: t9 V# `8 |( `0 c
我想請問幾個問題4 _7 l5 j( @3 X3 c

% }: H5 S9 Z) t% P. q% X% v; m9 t像Xilinx FPGA
- ~- o8 R, B' e0 ~5 \1 {( http://0rz.tw/193QX )9 A  w. L# z3 W% f1 g5 n! D

1 V% I7 u. a, k5 j5 ii/o有提到- T% N8 p9 J& t' V+ o; R& W* G

6 r6 C) U7 W, Z1 I0 o分成selectI/O和differentialI/O  i0 z; j- _0 O

2 ^1 Q; f* k3 X5 D% C" H是說~
: B# ^" I  U% ^) ~7 \8 g/ N
0 \' m; Z/ ]# @$ O6 M9 v6 V因為我現在要用FPGA外接一顆DAC作光學實驗* S$ j4 @3 H7 i4 L0 c+ y
4 Q+ u" A( M; A$ i. U4 g2 c
若我選用的DAC傳送介面是LVDS或是RSDS這類~6 ?" G/ W  W/ V  B- n7 V0 H9 R
/ F9 [$ A# r& p' x0 K# i! J
那fpga它速度上就要看differential i/o這一項嗎??) [" |  U  P9 r" E5 ^

1 s5 Q! l# T; l9 `5 ?' m因為高速的DAC介面大多是LVDS% f/ s0 O( N4 _' L# n

/ V  B7 i4 _; w==============================================, K; ?& `6 ]& k2 r3 s. c
  b2 l) C* P7 B: q0 T, _
像這一顆(AD9734): j- |8 x3 X! V0 I6 ]0 s
http://www.analog.com/en/prod/0,,AD9734,00.html4 F7 Y( @: m+ _5 f% ]1 P5 _
* z  {/ }* ?& A  R/ S+ t
他介面寫說用LVDS
6 f( n4 x% q& t
2 z+ I$ z* q/ o但又寫著8 b6 p( F* _4 j2 L3 }5 k6 Q
Double data rate (DDR) LVDS data receivers support 9 w  @& @) h5 `/ N( n- E4 l4 x
themaximum conversion rate of 1200 MSPS.
) {! y4 @- E( W# v* i" A, e2 ~7 m
我搞不太清楚  = =?: W4 a0 N2 _: g4 p) D. }  M

) F1 k0 l! q+ |) \5 V& [7 \' C" p==============================================
5#
發表於 2008-3-30 17:13:49 | 只看該作者
簡單的說...
4 B0 @  s, u; M8 q! I; E7 a1 U% e) r8 x3 B; H" {* I
你需要Virtext-5的FPGA (可以傳1.2G LVDS)去配合AD9734
8 q) z6 n; @- `# K1 E+ |: O5 A2 @# P' s5 f+ E5 T! C+ i3 |6 `
好巧...二顆我們公司都有賣
6#
發表於 2008-11-24 15:37:47 | 只看該作者
I had trouble to control AD9734  from FPGA. Do you have some examples ?
6 c( C1 X$ ^1 F
, U' ?. T/ t3 A4 d0 f( @Thanks
7#
發表於 2008-12-15 16:32:12 | 只看該作者
有電路圖嗎?
. T- O2 H4 M/ }6 h7 d8 f( c至少先看過FPGA跟AD9734的電路才好討論
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2025-2-25 07:55 AM , Processed in 0.166010 second(s), 19 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表