Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 4390|回復: 4
打印 上一主題 下一主題

[問題求助] 請問op的一個輸入端接地為0電位,另一個輸入端電壓卻不是0,主要是什麼原因造成?

[複製鏈接]
跳轉到指定樓層
1#
發表於 2008-9-24 23:41:17 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
最近設計一個op,增益可以到89dB,
4 z) e. i  F* _phase-margin差不多70度,6 }% T: W2 J8 N9 n- i! c
不過-3dB頻率還不到1KHz,
' G7 T! S, U$ [接著我就去模擬此電路其它特性,! k, `# Z$ n3 e
當我把op的正端輸入接地,接地端電壓設為01 }+ p5 V1 C. C+ ~: Z
然後去看此模擬結果,負端的輸入端理論上應為0
! G+ [" N1 J3 X8 e不過似乎大約是0.6v,
( e% {/ a" P: S$ [1 x+ L8 Z" n2 N會造成op兩個輸入端無法有相同電位的主要原因是什麼?) y$ S9 m! X: u
應該朝哪個方向去改這個op比較好?& R& A( s% k$ B  g5 j: e; D

7 k! Y# R& u2 Z" O( {  C: F3 E$ I麻煩各位了,謝謝。
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2008-9-25 09:42:04 | 只看該作者
因為MOS沒有工作在正常區域,  J+ t4 ]6 B$ r6 P0 \4 Y, D( S2 [
所謂接地的意思,並不是真正接到地
& D- g9 y2 a! a5 R% E) ], M! P而是接到你的共模準位
# b) o7 U2 g+ c  D7 V(例如VDD/2)
3#
發表於 2008-9-25 09:43:32 | 只看該作者
另外,OP的虛短路特性是建立在「負迴授」上
4 ]% r) r: t2 d如果你沒有接負迴授,當然也不會拉在一起囉
4#
發表於 2008-9-25 10:02:12 | 只看該作者
換言之...
/ r! n5 f' o: p2 I如果你的 OP 輸入端為 Vth = 0.x V 的 nmos ,
% S  p  I1 O, ^, A* e( N你給他 正單端為接 gnd.  3 `& Q4 A2 J) i
這輸入端  操作在 -off-1 J7 _& ?7 y% h0 d1 H6 u, U
那你的 op 當然不在正常工作範圍囉., z( O$ D. Y0 ~# |6 {

0 a, R7 s( A( i& `9 C; N. p) g你再看看.... 給個 ac ground 的電壓去 sim 看看.
& z* i3 K3 G2 U4 [3 F
3 M. r7 T$ T' q) x6 }加油 !!
5#
發表於 2008-10-29 21:14:50 | 只看該作者
可能零点不是共模输入范围吧!输入是NMOS管吗?PMOS的话输入范围包括0(gnd)
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-9-21 05:33 PM , Processed in 0.161009 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表